Item type |
SIG Technical Reports(1) |
公開日 |
2017-01-16 |
タイトル |
|
|
タイトル |
高速シリアル光インターコネクトを用いたFPGA分割実装 |
タイトル |
|
|
言語 |
en |
|
タイトル |
Implementation of Multiple FPGAs with High Speed Serial Optical Interconnection |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
FPGAクラスタ |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
熊本大学自然科学研究科 |
著者所属 |
|
|
|
熊本大学自然科学研究科 |
著者所属 |
|
|
|
熊本大学自然科学研究科 |
著者所属 |
|
|
|
熊本大学自然科学研究科 |
著者所属 |
|
|
|
熊本大学自然科学研究科 |
著者所属 |
|
|
|
熊本大学自然科学研究科 |
著者所属(英) |
|
|
|
en |
|
|
Faculty of Advanced Science and Technology, Kumamoto University |
著者所属(英) |
|
|
|
en |
|
|
Faculty of Advanced Science and Technology, Kumamoto University |
著者所属(英) |
|
|
|
en |
|
|
Faculty of Advanced Science and Technology, Kumamoto University |
著者所属(英) |
|
|
|
en |
|
|
Faculty of Advanced Science and Technology, Kumamoto University |
著者所属(英) |
|
|
|
en |
|
|
Faculty of Advanced Science and Technology, Kumamoto University |
著者所属(英) |
|
|
|
en |
|
|
Faculty of Advanced Science and Technology, Kumamoto University |
著者名 |
村瀬, 大
高木, 大智
尼崎, 太樹
久我, 守弘
飯田, 全広
末吉, 敏則
|
著者名(英) |
Futoshi, Murase
Daichi, Takagi
Motoki, Amagasaki
Morihiro, Kuga
Masahiro, Iida
Toshinori, Sueyoshi
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
チップ間の接続に高速シリアル光インターコネクトを使用したマルチプル FPGA システムを構成し,FPGA エミュレータを提案する.従来のパラレル接続では I/O 数に制限があるが,本システムでは特に問題とならない.実際に 3 種類の VTR ベンチマーク回路を行った.その結果, I/O 数の制限でパラレル接続のマルチプル FPGA では実装ができない回路においても,21.2MH z で動作することを確認した. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
We propose a multiple FPGA system using high speed optical serial interconnection for a inter-connection of FPGAs. In this paper, we can implement digital circuits on propose system as a ASIC emulator. Although traditional system which uses parallel connection is limited by bandwidth of the number of I/Os, proposed system has no restriction. We evaluate by using three VTR benchmark circuits. As a result, our proposed system can execute 21.2MHz when implementing the circuit which we cannot treat for parallel connected FPGA because of restriction of the number of I/Os. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11451459 |
書誌情報 |
研究報告システムとLSIの設計技術(SLDM)
巻 2017-SLDM-178,
号 6,
p. 1-6,
発行日 2017-01-16
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8639 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |