Item type |
SIG Technical Reports(1) |
公開日 |
2016-09-08 |
タイトル |
|
|
タイトル |
SX-ACEとFX100におけるMHDシミュレーションコードの性能評価と最適化 |
タイトル |
|
|
言語 |
en |
|
タイトル |
Performance evaluation and optimization of MHD simulation code on SX-ACE and FX100 |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
性能評価 |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
京都大学・学術情報メディアセンター |
著者所属 |
|
|
|
東北大学・サイバーサイエンスセンター |
著者所属 |
|
|
|
東北大学・サイバーサイエンスセンター |
著者所属 |
|
|
|
富士通株式会社 |
著者所属(英) |
|
|
|
en |
|
|
Academic Center for Computing and Media Studies, Kyoto University |
著者所属(英) |
|
|
|
en |
|
|
Cyberscience Center, Tohoku University |
著者所属(英) |
|
|
|
en |
|
|
Cyberscience Center, Tohoku University |
著者所属(英) |
|
|
|
en |
|
|
Fujitsu Ltd. |
著者名 |
深沢, 圭一郎
江川, 隆輔
磯部, 洋子
三吉, 郁夫
|
著者名(英) |
Keiichiro, Fukazawa
Ryusuke, Egawa
Yoko, Isobe
Ikuo, Miyoshi
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
SX-ACE は最新のベクトル型 CPU からなる計算機だが,スカラコアと ADB と呼ばれるキャッシュを持ち,過去のベクトル計算機とは構成が異なっている.FX100 は最新の SPACR64 アーキテクチャからなる計算機であるが,CPU のコア数が 32(+2 アシスタントコア) と,メニーコアに近い構成となっており,また,HMC と呼ばれる高帯域 3 次元積層メモリを採用している.このように大きな構成の変化がある計算機システムで実アプリケーションの性能評価を行うことは重要である.そこで流体シミュレーションコードの一つである MHD シミュレーションコードを用いて,性能評価,最適化を行った.SX-ACE では伝統的なベクトル最適化が効果的であるが,キャッシュ最適化も効果が高いことが分かった.また FX100 では今までの SPARC64V 系と異なり,キャッシュ最適化より,ベクトル最適化が効果的と明らかになった. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
SX-ACE is the latest vector-type supercomputer and has a scalar CPU core and CPU cache memory called ADB (Assignable Data Buffer), thus the architecture of SC-ACE is much different from the past vector computer. FX100 consists of the latest SPARC64V CPU which has 32 cores (+2 assistant cores) like a manycore CPU and high bandwidth 3D stacked memory HMC (Hybrid Memory Cube). It is important to evaluate the performance of these big architecture changing computer systems with a real scientific application. In this study we perform the evaluation and optimization of these computer systems using Magnetohydrodynamics (MHD) simulation code. Then we have found that the traditional optimization for vector computer is effective and the cache-hit tuning also effective on SX-ACE, and vectorization is more effective to FX100 than the cache-hit tuning, which is different from past SPARC64V architectures. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AN10463942 |
書誌情報 |
研究報告ハイパフォーマンスコンピューティング(HPC)
巻 2016-HPC-156,
号 3,
p. 1-6,
発行日 2016-09-08
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8841 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |