WEKO3
アイテム
C-009 FPGAを用いたプロセッサ検証システムの設計と実装(C分野:アーキテクチャ・ハードウェア)
https://ipsj.ixsq.nii.ac.jp/records/155571
https://ipsj.ixsq.nii.ac.jp/records/155571e43e435c-772e-4fb9-840e-e9d0ee68947b
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2005 by IEICE,IPSJ
|
Item type | FIT(1) | |||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|
公開日 | 2005-08-22 | |||||||||||
タイトル | ||||||||||||
タイトル | C-009 FPGAを用いたプロセッサ検証システムの設計と実装(C分野:アーキテクチャ・ハードウェア) | |||||||||||
タイトル | ||||||||||||
言語 | en | |||||||||||
タイトル | C-009 Design and Implementation of a Processor Verification System with FPGA | |||||||||||
言語 | ||||||||||||
言語 | jpn | |||||||||||
資源タイプ | ||||||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||||||||
資源タイプ | conference paper | |||||||||||
著者所属 | ||||||||||||
立命館大学大学院理工学研究科 | ||||||||||||
著者所属 | ||||||||||||
立命館大学大学院理工学研究科 | ||||||||||||
著者所属 | ||||||||||||
立命館大学大学院理工学研究科 | ||||||||||||
著者所属(英) | ||||||||||||
en | ||||||||||||
Graduate School of Science and Engineering, Ritsumeikan University | ||||||||||||
著者所属(英) | ||||||||||||
en | ||||||||||||
Graduate School of Science and Engineering, Ritsumeikan University | ||||||||||||
著者所属(英) | ||||||||||||
en | ||||||||||||
Graduate School of Science and Engineering, Ritsumeikan University | ||||||||||||
著者名 |
中谷, 嵩之
× 中谷, 嵩之
× 山崎, 勝弘
× 小柳, 滋
|
|||||||||||
著者名(英) |
Nakatani, Takayuki
× Nakatani, Takayuki
× Yamazaki, Katsuhiro
× Oyanagi, Shigeru
|
|||||||||||
書誌レコードID | ||||||||||||
収録物識別子タイプ | NCID | |||||||||||
収録物識別子 | AA11740605 | |||||||||||
書誌情報 |
情報科学技術フォーラム一般講演論文集 巻 4, 号 1, p. 193-196, 発行日 2005-08-22 |
|||||||||||
出版者 | ||||||||||||
言語 | ja | |||||||||||
出版者 | 情報処理学会 |