WEKO3
アイテム
組合せ最適化問題を効率的に解くCMOSイジングコンピュータ
https://ipsj.ixsq.nii.ac.jp/records/144794
https://ipsj.ixsq.nii.ac.jp/records/1447949a4ce985-f40f-4a6a-a387-71c8767a404d
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2015 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Symposium(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2015-08-19 | |||||||
タイトル | ||||||||
タイトル | 組合せ最適化問題を効率的に解くCMOSイジングコンピュータ | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 基調講演 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||||
資源タイプ | conference paper | |||||||
著者所属 | ||||||||
日立製作所 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Hitach, Ltd. | ||||||||
著者名 |
山岡, 雅直
× 山岡, 雅直
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 近い将来,社会で用いられるさまざまなシステムの最適化が必要となる.システムの最適化には,組合せ最適化問題を解く技術がキー技術となると考えられる.組合せ最適化問題を効率よく解く手法として,イジングモデルをもちいた CMOS イジング計算機を提案した.イジング計算機では,組合せ最適化問題を磁性体のスピンの挙動を表すイジングモデルに写像し,その収束動作により問題を解く.このたび,この収束動作を半導体回路で行う 20k スピンを含んだ CMOS イジングチップを,65nm プロセスで試作し,実際に組合せ最適化問題が解けることを確認したので,その結果について紹介する. | |||||||
書誌情報 |
DAシンポジウム2015論文集 巻 2015, p. 1-1, 発行日 2015-08-19 |
|||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |