WEKO3
アイテム
配線混雑度指向のMin-Cut分割によるタイミング駆動配置手法
https://ipsj.ixsq.nii.ac.jp/records/130972
https://ipsj.ixsq.nii.ac.jp/records/1309724ba2ca5e-9bd7-48cd-8751-66910326eb74
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
|
Item type | National Convention(1) | |||||
---|---|---|---|---|---|---|
公開日 | 1997-03-12 | |||||
タイトル | ||||||
タイトル | 配線混雑度指向のMin-Cut分割によるタイミング駆動配置手法 | |||||
タイトル | ||||||
言語 | en | |||||
タイトル | A Timing Driven Placement Method for Embedded Arrays with Wiring Congestion Oriented Min-Cut Partitioning | |||||
言語 | ||||||
言語 | jpn | |||||
資源タイプ | ||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||
資源タイプ | conference paper | |||||
著者所属 | ||||||
三菱電機株式会杜 半導体基盤技術統括部 EDA技術部 | ||||||
著者所属 | ||||||
三菱電機株式会杜 半導体基盤技術統括部 EDA技術部 | ||||||
著者所属(英) | ||||||
en | ||||||
Mitsubishi Electric Corporation | ||||||
著者所属(英) | ||||||
en | ||||||
Mitsubishi Electric Corporation | ||||||
論文抄録 | ||||||
内容記述タイプ | Other | |||||
内容記述 | LSIの微細化に伴って、配線負荷が信号の伝播遅延に大きく影響するようになったため、タイミング駆動配置技術が必須になっている。これまでに発表されているタイミング駆動配置手法は、クリティカルパス(タイミング制約を課せられたパス)に含まれるネットまたは端子対間の仮想配線長のみを制御の対象としてきた。しかしながら、ゲート遅延に比べて配線遅延が大きな比重を占めるディープサブミクロンLSIでは、配線集中による迂回配線や隣接配線間容量の増大によって、配線終了後にタイミング制約違反が生じる恐れがあるため、配線長だけでなく配線混雑度の低減にも注力する必要がある。本稿では、従来のMin-Cut分割手法にクリティカルネットの周囲の配線混雑度を低減する機能を組み込んだ独自の分割手法によるタイミング駆動配置手法を提案する。 | |||||
書誌レコードID | ||||||
収録物識別子タイプ | NCID | |||||
収録物識別子 | AN00349328 | |||||
書誌情報 |
全国大会講演論文集 巻 第54回, 号 アーキテクチャ, p. 157-158, 発行日 1997-03-12 |
|||||
出版者 | ||||||
言語 | ja | |||||
出版者 | 情報処理学会 |