Item type |
SIG Technical Reports(1) |
公開日 |
2014-11-19 |
タイトル |
|
|
タイトル |
メモリをベースにしたマイコン周辺回路用フィールドプログラマブルデバイスのLSI実装 |
タイトル |
|
|
言語 |
en |
|
タイトル |
The LSI Implementation of a Memory Based Field Programmable Device for MCU Peripherals |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
設計手法 |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
金沢大学自然科学研究科 |
著者所属 |
|
|
|
金沢大学自然科学研究科 |
著者所属 |
|
|
|
金沢大学自然科学研究科 |
著者所属 |
|
|
|
日本大学工学部 |
著者所属 |
|
|
|
大阪工業大学情報科学部 |
著者所属 |
|
|
|
岡山県立大学情報工学部 |
著者所属(英) |
|
|
|
en |
|
|
College of Science and Engineering, Kanazawa University |
著者所属(英) |
|
|
|
en |
|
|
College of Science and Engineering, Kanazawa University |
著者所属(英) |
|
|
|
en |
|
|
College of Science and Engineering, Kanazawa University |
著者所属(英) |
|
|
|
en |
|
|
College of Engineering, Nihon University |
著者所属(英) |
|
|
|
en |
|
|
Faculty of Information Science and Technology, Osaka Institute of Technology |
著者所属(英) |
|
|
|
en |
|
|
Faculty of Computer and Systems Engineering, Okayama Prefectural University |
著者名 |
川村, 嘉郁
岡田, 尚也
松田, 吉雄
松村, 哲哉
牧野, 博之
有本, 和民
|
著者名(英) |
Yoshifumi, Kawamura
Naoya, Okada
Yoshio, Matsuda
Tetsuya, Matsumura
Hiroshi, Makino
Kazutami, Arimoto
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
我々は,マイコン周辺回路用に最適化された,メモリをベースにしたフイールドプログラマブルシーケンサ&メモリ (FPSM) を提案している.FPSM は内蔵メモリとして動作するだけでなく,CPU と独立して自律的に状態遷移制御を実行することができ,プログラムによりマイコンの周辺機能を実現する.本稿では,FPSM の LSI 化について報告する.0.18μm 5 層メタル CMOS プロセスを用いてテストチップを試作し,目標である 1.8V, 50MHz で,タイマー,シフター,シリアル I/O,FIFO,PWM 等の基本機能を確認した.また,面積,消費電力において,FPGA に対して約 1 桁小さいことを確認した. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
A Field Programmable Sequencer and Memory (FPSM), which is an embedded memory based programmable device for peripherals on micro controller units, has been proposed. The FPSM has the dual functions of programmable peripherals and standard memory. In this paper, implementation on the LSI is described. The FPSM, fabricated using 180-nm 1-poly and 5-metal CMOS process technology, operates at the maximum frequency of 61.5 MHz with a power supply voltage of 1.8 V. The power consumption is 1.0 mW per programmable unit at the target frequency of 50 MHz. The FPSM is one-tenth smaller than the FPGA in both the area and power consumption. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11451459 |
書誌情報 |
研究報告システムとLSIの設計技術(SLDM)
巻 2014-SLDM-168,
号 37,
p. 1-6,
発行日 2014-11-19
|
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |