Item type |
SIG Technical Reports(1) |
公開日 |
2014-11-19 |
タイトル |
|
|
タイトル |
同一命令セットヘテロジニアスマルチコアに適したリアルタイムシステム向けタスクマイグレーション手法 |
タイトル |
|
|
言語 |
en |
|
タイトル |
A Task Migration Method for Real-time Systems on Heterogeneous Multi-Cores with Single Instruction Set Architecture |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
組み込みハードウエア |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
京都大学 |
著者所属 |
|
|
|
京都大学 |
著者所属 |
|
|
|
京都大学 |
著者所属 |
|
|
|
京都大学 |
著者所属(英) |
|
|
|
en |
|
|
Kyoto University |
著者所属(英) |
|
|
|
en |
|
|
Kyoto University |
著者所属(英) |
|
|
|
en |
|
|
Kyoto University |
著者所属(英) |
|
|
|
en |
|
|
Kyoto University |
著者名 |
岩田, 淳
高瀬, 英希
高木, 一義
高木, 直史
|
著者名(英) |
Atsushi, Iwata
Hideki, Takase
Kazuyoshi, Takagi
Naofumi, Takagi
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
近年,組込みシステムのアーキテクチャとして,同じ命令セットで異なる性能を持つ,同一命令セットヘテロジニアスマルチコアが注目されている.このアーキテクチャにおいてデッドライン制約を保証した上で消費エネルギーを削減するためには,適切なタスクスケジューリングや動的電圧周波数制御 (DVFS),更には動作コアの切り替えを行う必要がある.本研究は,同一命令セットヘテロジニアスマルチコアに適した,消費エネルギー削減のためのタスクマイグレーション手法を提案する.タスクマイグレーションの実行には,組込みシステム向け DVFS アルゴリズムを利用して判断する.タスクマイグレーションによって,コア間の負荷を平準化しながら高電力効率コアのみでの動作を実現する.実験の結果,DVFS のみ適用する場合と比較して,提案手法は最大約 10.4 %の消費エネルギー削減効果があることが示された. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
Recently, single instruction set heterogeneous multi-core architecture have focused attention for use in embedded systems. In order to reduce energy consumption on this architecture, while guaranteeing the deadline constraints of embedded real-time systems, appropriate task scheduling, including task allocation, dynamic voltage frequency scaling (DVFS) and selecting active cores, is necessary. In this paper, we propose a task migration method for real-time systems on single instruction set heterogeneous multi-core architecture. In the proposed method, DVFS algorithms for real-times systems are utilized for deciding whether tasks should be eventually migrated or not. The task migration method performs load balancing between cores and preferential use of energy efficient cores simultaneously, which leads to the reduction of energy consumption. We evaluated the amount of energy savings of the proposed method by simulating a task scheduling process. The results show that our method can save about 10.4% energy consumption in the best case compared to the existing DVFS method. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11451459 |
書誌情報 |
研究報告システムとLSIの設計技術(SLDM)
巻 2014-SLDM-168,
号 4,
p. 1-6,
発行日 2014-11-19
|
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |