WEKO3
アイテム
ブロック融合レイアウト方式に基づく計装アンプ開発及びその製造性評価手法の検討
https://ipsj.ixsq.nii.ac.jp/records/102765
https://ipsj.ixsq.nii.ac.jp/records/102765188a01f0-34e9-4ce8-a20b-3586fb51412c
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2014 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Symposium(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2014-08-21 | |||||||
タイトル | ||||||||
タイトル | ブロック融合レイアウト方式に基づく計装アンプ開発及びその製造性評価手法の検討 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Instrumentation Amplifier Design based on Block-merge Layout and its Manufacturability Evaluation | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 物理設計 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||||
資源タイプ | conference paper | |||||||
著者所属 | ||||||||
北九州市立大学大学院国際環境工学研究科 | ||||||||
著者所属 | ||||||||
北九州市立大学大学院国際環境工学研究科 | ||||||||
著者所属 | ||||||||
北九州市立大学大学院国際環境工学研究科 | ||||||||
著者所属 | ||||||||
宮崎大学大学院工学研究科 | ||||||||
著者所属 | ||||||||
宮崎大学大学院工学研究科 | ||||||||
著者所属 | ||||||||
宮崎大学大学院工学研究科 | ||||||||
著者所属 | ||||||||
A.LSIデザイン株式会社 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
The University of Kitakyusyu | ||||||||
著者所属(英) | ||||||||
en | ||||||||
The University of Kitakyusyu | ||||||||
著者所属(英) | ||||||||
en | ||||||||
The University of Kitakyusyu | ||||||||
著者所属(英) | ||||||||
en | ||||||||
University of Miyazaki | ||||||||
著者所属(英) | ||||||||
en | ||||||||
University of Miyazaki | ||||||||
著者所属(英) | ||||||||
en | ||||||||
University of Miyazaki | ||||||||
著者所属(英) | ||||||||
en | ||||||||
A.LSI Design Co.,LTD | ||||||||
著者名 |
平田, 拓哉
× 平田, 拓哉
|
|||||||
著者名(英) |
Takuya, Hirata
× Takuya, Hirata
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | センサーシステムのアナログ・フロントエンドに用いられる計装アンプでは,入力オペアンプ対の相対精度が重要となる.事前研究により,オペアンプ対のそれぞれ部分ブロックを重ね合わせるようにレイアウトするブロック融合方式を提案し,オペアンプ対の DC オフセット相対ばらつきとそのレイアウト依存性に関する評価を行った.本研究では、そのオペアンプの実測評価に基づき、計装アンプ設計時にレイアウトに依存した製造性を正確に評価する手法を提案する.具体的には,オペアンプ対の実測に基づくレイアウト依存性ばらつきをモデル化し,モンテカルロシミュレーションにより計装アンプの実測結果を再現する.提案手法の正当性は,実際に計装アンプを同じ製造プロセスで製造し,その実測結果とシミュレーション評価を比較することにより実証する. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | For the instrumentation amplifier used in the analog front-end module of the sensor system, the relative accuracy of the input op-amp-pair is essentially important. In the preliminary work, we proposed a block-merge layout so as to superimpose sub-blocks of the op-amp-pair. We fabricated chips and evaluated the relative variability of the DC offset and its layout dependency. In this paper, based on the measurement results of the op-amp, we propose an accurate evaluation of the instrumentation amplifier manufacturability taking the layout dependency into account. In particular, we model the layout-dependent variability from the op-amp measurement results, to reproduce the actual manufacturability of by the Monte Carlo simulation. We demonstrate our validity by comparing the simulation evaluation and the actual measurement result, fabricating the instrumentation amplifier along with our idea on the same manufacturing process. | |||||||
書誌情報 |
DAシンポジウム2014論文集 巻 2014, p. 133-138, 発行日 2014-08-21 |
|||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |