# 信号間の相互影響を考慮したバッファ挿入 によるクロストークノイズ削減の一手法

## 定兼利行<sup>†</sup> 寺井正幸<sup>††</sup> 堀場康孝<sup>†††</sup>

本論文はクロストークノイズが生じた信号間の相互影響を考慮したバッファ挿入によるノイズ最適 化問題を取り扱い,効率良い手法を提案する.従来の手法は victim 信号と aggressor 信号に対しそ れぞれ個別にそれらのノイズの振幅を改善するのに対して,提案手法はタイミング制約の下で victim と aggressor 間の相互影響を同時に考慮したバッファ挿入による改善を行うために,独自の影響度関 数 R を導入しこれを最適化するアルゴリズムを提案する.提案手法を実際の LSI 回路に適用しバッ ファ挿入位置と挿入数という点からその有効性を確認した.

# Buffer Insertion for Crosstalk Noise Optimization

TOSHIYUKI SADAKANE,<sup>†</sup> MASAYUKI TERAI<sup>††</sup> and YASUTAKA HORIBA<sup>†††</sup>

Crosstalk noise avoidance is an increasingly critical phase in deep submicron LSI design. We propose an efficient buffer insertion method for noise and delay optimization. Our method applies buffer insertion to a victim net on which the noise is greater than the tolerable noise margin, so that the resulting noise pulses on the aggressor nets as well as those on the victim net may be less than the margin. Our experiments on the actual LSI circuits show that our method produces better results compared with the existing methods.

## 1. はじめに

LSI の配置配線後のレイアウト結果において,信号 間の結合容量によって生じるクロストークノイズの電 圧変動値(グリッチ(glitch)と呼ぶ)が最大許容値 を超えた場合に,電気的誤動作が生じる.LSI 製造技 術の微細化とともに配線寄生容量における配線間結合 容量の占める割合が高くなり,そのグリッチのエラー の発生が顕著になっている.タイミング違反やクロ ストークノイズの改善手法として配線幅の調整(wire sizing)やバッファ挿入<sup>1)~4)</sup>とゲートサイジング<sup>5)</sup>が 提案されている.このうち長い配線に起因するタイ ミング違反やノイズに対してはバッファ挿入が有効で あると考えられる.Ginneken<sup>3)</sup>はElmore 遅延モデ  $\mu^{6)}$ の下で挿入するバッファの最適な配置を見つける ダイナミックプログラミングのアルゴリズムを提案し ている.Lillis ら<sup>4)</sup> や Chen ら<sup>2)</sup> はこのアルゴリズム を拡張しバッファ挿入と配線幅調整をともに行うアル ゴリズムを提案し,挿入バッファ数の削減を行った. Alpert ら<sup>1)</sup> はこれらのタイミング最適化を行うアル ゴリズムにクロストークノイズの制約を課するという 機能拡張を提案した.しかし,文献 1)の手法は後で 示すようにバッファ挿入によって新たに許容値を超え るクロストークノイズが発生するという重大な欠点が ある.

本論文は信号間の相互影響を考慮したバッファ挿入 によるクロストークノイズ最適化の問題を取り扱う. 図1において上側の信号が aggressor(影響を与える 側の信号)で下側の信号が victim(影響を受ける側の 信号)である.2つの信号間には結合容量が存在する ので, aggressor の信号変化が victim 上のノイズのパ ルス電圧(グリッチ)を誘導する.このグリッチの振 幅が与えられた最大許容値を超えている場合,図1(b) のように victim ヘバッファを挿入する.その結果でき た2つの信号線に結合容量は分割され,挿入したバッ ファの入力端子と元の victim のシンク(sink)端子上 に最大許容値以下の振幅のグリッチが現れる.こうし てクロストークノイズのエラーは解決される.着目す

<sup>†</sup>株式会社ルネサステクノロジ製品技術本部 LSI Product Technology Unit, Renesas Technology Corporation

 <sup>††</sup> 大阪学院大学情報学部
 Faculty of Informatics, Osaka Gakuin University
 ††† 関西大学大学院工学研究科

Graduate School of Engineering, Kansai University



図 1 victim のクロストークノイズ: (a) 挿入前, (b) 挿入後 Fig. 1 Crosstalk noise of victim: (a) before buffering, (b) after buffering.



- 図 2 victim へのバッファ挿入の aggressor への影響: (a) 挿入 前, (b) 挿入後
- Fig. 2 Influence on aggressor from buffer insertion to victim: (a) before buffering, (b) after buffering.

る信号に許容値以上のクロストークノイズが発生した 場合に,従来の手法<sup>1)</sup>は victim と aggressor に対し それぞれ個別にそれらのグリッチを改善する問題を扱 うのに対して,本論文が扱う問題はその定式化が独自 のものである.すなわち,提案手法はタイミング制約 の下で 1 つの victim とその全 aggressor 信号群間の 相互影響を同時に考慮したバッファ挿入によるグリッ チの最適化を行う点が新規な点である.この信号間の 相互影響を考慮したバッファ挿入を実現するために独 自の影響度関数 R を導入し,これを最適化するアル ゴリズムを提案する.目的関数 R としては, Devgan のグリッチ計算モデル<sup>7)</sup>に基づく aggressor の全シン クノードの (victim の信号変化によって発生する)グ リッチ評価値の総和としている.この目的関数の計算 およびそのダイナミックプログラミングによる最適化 手法の計算複雑度を問題の規模の多項式時間に抑える 手法を考察した。

提案手法の利点はグリッチ違反修正の連鎖の発生を 抑えることである.図2(a)は victim の信号変化に よって aggressor にもグリッチが誘導されることを示 している.バッファ挿入後の victim の信号変化によっ て aggressor に許容値を超えるグリッチが現れること を図2(b)が示している.このグリッチを抑えるため に,図3(a)のように aggressor へのバッファ挿入を 行う.図1,図2,図3に示すバッファ挿入によるグ リッチエラーの連鎖, すなわち, victim のグリッチエ ラー発生, victim ヘバッファ挿入, その結果による新 たに aggressor でグリッチエラー発生, aggressor へ のバッファ挿入,…という連鎖を発生させることが従 来手法の欠点であり,提案手法によりバッファがより 適切な位置に挿入され,図3(b)のように連鎖の発生 が抑えられ,挿入するバッファ数が減ることが期待で きる.提案手法を実際のLSI回路から抽出したクリ



- 図 3 信号相互間の影響を考慮したバッファ挿入: (a) 考慮なし (従来手法), (b) 考慮あり(提案手法)
- Fig. 3 Buffer insertion considering interaction between victim and aggressor: (a) without consideration, (b) with consideration.

ティカルな小規模回路,500 K ゲートの大規模回路に 適用し,その有効性を示す.

### 2. 問題の定式化

本章では信号伝播遅延とクロストークグリッチの計 算モデルを説明した後,問題の定式化を行う.

2.1 準 備

各信号ネットに対して配線を分岐点で分割しさらに 指定長以下の線分に分割した後,図4のような集中 RC回路でモデル化する.

配線木をグラフ T = (V, E) で表現する.ここで, ノードの集合  $V = \{v_0\} \cup SI \cup IN$  とし, E はノード 間の  $n-1 \triangleq (n = |V|)$  の枝集合で枝  $e = (u, v) \in E$ は配線線分に対応し,信号はノード u からノード vへ伝播する.また  $v_0$  は T のソースノード(根), SIは T のシンクノード(葉)の集合そして IN は T の 中間ノードの集合とする.挿入すべきバッファの種類 の集合を  $B = \{b_1, b_2, \dots, b_m\}$ とする.中間ノードの 集合 IN の各ノードをバッファ挿入可能点とする.Tへのバッファ挿入結果は写像  $P: IN \to B \cup \{b_0\}$  で 表現できる.ここで  $b_0$  はバッファ挿入なしを示す.

**2.2** 信号伝播遅延モデル

文献 1),3) と同様に配線遅延は Elmore 遅延モデ  $\mathcal{N}^{(6)}$ を用い、ゲート遅延はトランジスタをオン抵抗と 見なす線形モデルを用いる、シンク $s \in SI$ に対して  $C_s$ を入力端子容量, $R_s \geq K_s$ をそれぞれゲートの オン抵抗と真性遅延(intrinsic delay)とする、また  $C_e \geq R_e$ をそれぞれ枝 eの寄生容量と抵抗とする、  $v \in V$ を根とする Tの極大部分木を $T_v$ と表すと $T_v$ の負荷容量  $C(T_v)$ は以下の式で表される、

$$C(T_v) = \sum_{s \in SI(T_v)} C_s + \sum_{e \in E(T_v)} C_e \tag{1}$$

ここで  $SI(T_v)$  は部分木  $T_v$  のシンクの集合,  $E(T_v)$ は  $T_v$ の枝の集合である. 枝 e = (u, v)の Elmore モ



Fig. 4 Problem formulation.

デルでの配線遅延は

$$DLY(e) = R_e(C_e/2 + C(T_v))$$
(2)  
となる、ソースノード  $v_0$  のゲート遅延は

 $DLY(v_0) = K_{\rm S} + R_{\rm S}C(T_{v_0}) \tag{3}$ 

と表せる.したがって T のソース  $v_0$  を駆動するゲートの入力端子からシンク  $s \in SI$  までの信号伝播遅延時間は,

$$DLY(v_0, s) = DLY(v_0) + \sum_{e \in path(v_0, s)} DLY(e)$$
(4)

と表せる.ここで  $path(v_0, s)$  はノード  $v_0$  からノー ド s へ向かう道を表す. 各シンク  $s \in SI$  には信号の 要求到着時刻 (required time) Q(s) が与えられ,回 路が正しく動作するためには  $DLY(v_0, s) \leq Q(s)$  が 成り立つことが必要である.この制約をタイミング制 約と呼ぶ.

また, ノード v の要求到達時刻 Q(v) を,  $Q(v) = min_s \{Q(s) - DLY(v, s) | s \in SI\}$  (DLY(v, s) は v から s までの Elmore 遅延 ) と定義する.

2.3 クロストークグリッチモデル

クロストークグリッチの計算は, Devgan のグリッ チモデル<sup>7)</sup>を用いる.victim のグリッチは victim の 配線抵抗,駆動ゲートのオン抵抗, aggressor との間 の結合容量, aggressor の信号変化の遷移時間 (slew time)に基づき計算する.図4(b)に示す victim の 集中 RC 回路モデルを考える.victim の配線木  $T \perp$ の枝  $e \in E(T)$ の aggressor によって誘導される電流  $I_e$ は式 (5) で示される.

$$I_e = C_e \sum_{a \in A} (C_{\mathrm{C}a}/C_{\mathrm{S}e}) (\mathrm{Vdd}/T_a)$$
(5)

ここで, A は枝 e と結合容量を持つ aggressor ノードの集合,  $C_{Ca}$  はノード a と victim 間の結合容量で,

 $C_{Se}$  は枝 e に対する配線と基板との寄生容量(枝 e にバッファの入力端子がつながっている場合は端子容量と前記寄生容量の和),  $C_e$  は枝 e の寄生容量値で  $C_{Ca}$  と  $C_{Se}$  の和である.  $T_a$  は aggressor a の信号の 遷移時間である. victim 上の枝  $e = (u, v) \in E(T)$  に 誘導されたグリッチ NS(e) は

$$NS(e) = R_e (I_e / 2 + I(T_v))$$
(6)

で与えられる.ここで  $I(T_v)$  は部分木  $T_v$  を流れる電流値 (  $\sum_{e \in E(T_v)} I_e$  ) を表す.

シンクノード  $s \in SI$  におけるグリッチの振幅は, ノード  $v_0$  から出発して s に至るパス上のすべての枝 に誘導されるノイズの総和になるので,以下の式で表 される.

$$NS(s) = R_{\rm S} \sum_{e \in E(T)} I_e + \sum_{e \in path(v_0, s)} NS(e)$$
(7)

ここで  $R_S$  は victim の駆動ゲートのトランジスタの オン抵抗である.各シンクノード  $s \in SI$  に対しノイ ズマージン M(s) が与えられる.回路が正しく動作す るためには  $NS(s) \leq M(s)$  が成り立つことが必要で ある.この制約をグリッチ制約と呼ぶ.

ノード v のノイズマージン M(v) を  $M(v) = min_s \{M(s) - \sum_{e \in path(v,s)} NS(e)\}$  と定義する.また,各バッファ  $b_i$  の入力ピンについてもノイズマージン  $M(b_i)$  が与えられており,バッファが挿入された場合には上流の配線木のシンクノードのノイズマージンとなる.

**2.4** 問題の定式化

本論文で扱うバッファ挿入問題と我々独自の影響度 関数 *R* を定義する.

定義:victim とそれに影響を与える aggressor 群に 対し,victim のあるノードにバッファを挿入したとき の影響度関数 R は以下のように定義する.

$$R = \sum_{s \in G} NS(s) \tag{8}$$

ここで G は注目する victim に対するすべての aggressor ネットのすべてのシンクノード s の集合を表 し, NS(s) はシンクノード s でのグリッチで,式 (7) を aggressor ネットに対して適用することにより計算 できる.

問題:バッファ挿入問題とは,victim とそれに影響 を与える aggressor 群に対する以下の 5 つが与えられ たとき,victim がタイミング制約とグリッチ制約を満 足するという条件の下で影響度関数 R を最小化するよ うな victim へのバッファ挿入の解  $P: IN \rightarrow B \cup \{b_0\}$ を算出せよという問題である.

- 集中 RC 回路である配線木 T = (V, E)
- 挿入バッファの種類の集合 B = {b<sub>1</sub>, b<sub>2</sub>,..., b<sub>m</sub>}
- aggressor の信号変化の遷移時間 (slew time)
- $\mathcal{I}\mathcal{I}\mathcal{I}\mathcal{I}\mathcal{I}\mathcal{I}\mathcal{I}\mathcal{I}$  ,  $s \in SI$
- 信号の要求到着時刻 Q(s), s ∈ SI

与えられた回路全体に対するバッファ挿入によるグ リッチ違反改善は 3 つのステップ, すなわち, (1) グ リッチ制約違反の度合いの最も大きい信号ネット  $n_k$  を 選択, (2)  $n_k$  に対するバッファ挿入問題を解く, (3) 信 号ネットのグリッチ更新をグリッチ違反ネットがなく なるまで繰り返すことにより行う.

- 3. 同時最適化手法
- 3.1 影響度関数 R

グリッチ NS(s) は,式(7)から分かるように $1/T_a$ に関する一次式なので以下のように変形できる.

$$NS(s) = \sum_{a \in A_s} X_a / T_a \tag{9}$$

ここで  $A_s$  はシンクノード s からソース  $v_0$  までのパ ス上の配線に隣接するすべての aggressor ノード a の 集合,  $X_a$  は以下のような多項式になる.

$$X_a = (R_{\rm S} + R(v_0, u)) \cdot C_e \cdot (C_{{\rm C}a}/C_{{\rm S}e}) \text{Vdd}$$
$$R(v_0, u) = \sum_{e \in path(v_0, s) \cap path(v_0, u)} R_e + \sum_{e \in Q} R_e/2$$
$$Q = path(v_0, s) \cap \{(u, v)\}$$

ここでノード a と結合容量を持つ victim の枝を (u, v) としている.

これを式 (8) に代入すると影響度関数 R は,

$$R = \sum_{s \in G} \sum_{a \in A_s} X_a / T_a = \sum_{a \in A_A} X_a / T_a.$$
(10)

ここで  $A_A = \{a \in A_s | \forall s \in G\}$ , すなわち注目する victim に隣接する aggressor ネットに隣接する Jード からなる集合であり, victim 自身の Jードも含む.そ こで集合  $A_A$  を victim Jードの集合 V(T) とそれ以 外  $A_A - V(T)$  に分類すると R は以下のようになる.

$$R = \sum_{a \in V(T)} X_a / T_a + R_0 \tag{11}$$

$$R_0 = \sum_{a \in A_{\mathcal{A}} - V(T)} X_a / T_a \tag{12}$$

X<sub>a</sub> と R<sub>0</sub> は victim へのバッファ挿入の有無に依存 しない定数であるので,後述のバッファ挿入アルゴリ ズムの実行前にあらかじめ計算しておくことができる.

ノード v における影響度関数 R(v) を,  $T_v$  のノード集合  $V(T_v)$  を用いて以下で定義する.

```
/* 全体アルゴリズム *
Algorithm GDP(T, B)
Foreach node v \in V in topological order from sink to source
            If v is a sink node s
/* シンクノード s の解を設定 */
                  S (v) ← { (Ro, M(s), 0, (Cs, Q(s))) } /* S(v): ノード v の解候補集合 */
           Else

/* 子ノードの解候補をマージして親ノードの解候補を作る */

Let I(v) = left child node of v, r(v) = right child node of v

(r(v) = right child node of v, r(v) = right child node of v
             Compute S (v) ←BottomSolutions(v, S(l(v)), S(r(v)))
If v is not the source
/* 各解候補を上流の枝の抵抗値を考慮して更新する */
                  Compute S(v) \leftarrow TopSolutions(v, S(v))
           Else /* v is the source */
/* 最適解を選んで出力する */
                 find the solution (r, m, i, (c,q)) \in S(v) with min. r and m \ge 0 and q \ge 0
                    evit
 /* 子ノードの解候補をマージして親ノードの解候補を作る */
\begin{array}{cccc} f(x) & f(x) &
            r = rL + rR
            m = min(mL, mR)
             ii = iL+iR
/* v にパッファを挿入しない場合の解候補を作成 */
             Compute S' ← CombineSub(SimrL, SimrR)
S (v) ← S (v) ∪ (r, m, i, S')
/* バッファ挿入する場合の解候補を作成 */
            Foreach buffer b ∈B
                     Foreach (c, q) ∈ S'

If ( Rs(b* < m ) then /* bを挿入してもノイズ制約を満たす */

/* r.m.i.c.q を更新する */
          /*TmLc(2 を実新する */ パッファの遅延を差し引く */

q' ← q- (Rs(b)*Cs(b)) /* パッファの遅延を差し引く */

S (v) ーS (v) U {(r, M(b), 0, (C(b), q')) }

/* Property 1を用いて不要な解を削除する */

S (v) ← S (v) - {(r', m', r', (c',q')) ∈ S (v) |
                                                                               /* 各解候補を上流の枝の抵抗値を考慮して更新する */
Algorithm TopSolutions(v, S(v))

S(v) \leftarrow \Phi
Let e = upper edge of v
Foreach (r, m, i, Simr) \subseteq S (v)
           Foreach (c,q) ∈Simr
/* r,m,i,c,q を更新する */
                       r' \leftarrow r + Xv * Tv
i' \leftarrow i + le
                       m' ← m - Noise (e)
                       q' \leftarrow q - c^* Re
c' \leftarrow c + Ce
                        If(m' \ge 0 \&\& q' \ge 0) then /*タイミング・ノイズ制約を満たす*/
           \begin{array}{l} \exists \ (r, m, i, (c, q)) \in S(v) \\ s.t. \quad r \leq r', \ c \leq c', \ q \geq q', \ i \leq i', \ m \geq m' \end{array} 
 /* 子ノードの解候補をマージして c, q を更新 */
Algorithm CombineSub(Sl, Sr)
Let SI = SI, indexed and ordered by c
\begin{array}{l} q' = \min(ql, qr) \\ S \leftarrow S \ \cup \ \{ (c', q') \} \end{array}
                 If (ql \leq qr) then i \leftarrow i+1
If (qr \leq ql) then j \leftarrow j+1
```



$$R(v) = \sum_{a \in V(T_v)} X_a / T_a + R_0$$
(13)

影響度関数 *R* はソースノード *v*<sub>0</sub> における影響度 関数 *R*(*v*<sub>0</sub>) に等しい.

3.2 アルゴリズム

提案する手法は,文献1)の手法の拡張である.アル ゴリズムを図5に示す.GDPが全体のアルゴリズム である.本アルゴリズムでは,victimの配線木Tにお いて,全ノードをシンクからソースへむけて深さ優先 探索で順次訪問していく. 各ノード v の訪問時に, 部 分木  $T_v$  に対する解  $P(P: \{v\} \cup IN(v) \rightarrow B \cup \{b_0\}$ , IN(v) は  $T_v$  の中間ノードの集合)の(複数の)候補 を計算し保存しておく.ここで各解候補 P について, ノード v における以下の 5 つのパラメータの値を合 わせて保存しておく:影響度関数値 r = R(v), ノイ ズマージン m = M(v), ノイズ電流 i = I(T'), 負荷 容量 c = C(T'), 要求到達時刻 q = Q(v). ただし T'は  $T_v$  中のバッファを挿入したノードから下流を削除 した部分木を表す.

図 5 に示したように,まずシンクノードに対して 自明の1つの解を設定する.そして各ノードの解候補 に対して,ノードの上流側の枝の抵抗値を考慮して5 つのパラメータを更新し(BottomSolution),次にそ の親ノードの訪問時に各子ノードの解候補をマージし て親ノードの解候補を作成し,パラメータを更新する (TopSolution).ソースノードに到達したら,解候補 のうち R の最も小さい解候補を採用して出力する.

上記のアルゴリズムの枠組みは文献 1),2),4) 等 のものと同じであるが,保存するパラメータに *r* を加 えたことが文献 1)と異なる.

本アルゴリズムでは, 文献 2), 4) と同じく各解候 補に対応するパラメータ (r, m, i, c, q) を階層的なデー タ構造に保持する.すなわち,同一のr, m, i を 持つ解候補 (r, m, i, c, q), (r, m, i, c', q') がある場合,  $(r, m, i, S_{imr})$ ,  $S_{imr} = \{(c', q'), (c, q)\}$ の形で保持す る.また, TopSolutions および BottomSolutions に おいて,同一ノードの解候補のうち,下述の性質1に 示すような最適解となりえない解は保持しないで削除 している.また BottomSolutions 内で呼び出してい る CombineSub 関数も最適解となりえない解を生成 しないようにしている<sup>1)</sup>.

性質 1 : あるノードに解候補S=(r,m,i,(c,q)) , S'=(r',m',i',(c',q'))が存在し ,

 $r' \leq r, c' \leq c, q' \geq q, i' \leq i, m' \geq m$  (14) ならば,解Sを削除しても最適解を失わない.

 $S \ge S'$ の間に式 (14)が成り立つと仮定する.その親ノードの解 $\overline{S}$ が解Sから BottomSolutions および TopSolutions によって作られた解であるとすると,解S'から同じ方法で(BottomSolutions において同じ解とマージし同じバッファを挿入して)作られた解 $\overline{S}'$ と, $\overline{S}$ との間にも,式(14)と同様の式が成り立つことが分かる.ここでS'から $\overline{S}'$ を作る際に解Sを使っていない.このことから,解Sから作られたソースノードのすべての解 $\underline{S}$ に対し,解S'からSを使わずに作られたソースノードの解 $\underline{S}'$ が存在し,

式 (14) と同様の式が成り立つ.よって S を削除して も最適解を失わないことが分かる.

3.3 影響度関数 R の計算

 $X_a$  および  $R_0$  は多項式時間で計算可能である.ま た提案するアルゴリズムにおいて R の計算処理とし て行っていることは,(1) シンクノード v における R値 R(v) として  $R_0$  を代入,(2) 各ノードにおける関 数 TopSolutions において式  $r = r + X_a/T_a$  で R 値 を更新していることだけであり,それぞれ定数時間で 計算可能である.

T<sub>a</sub> は文献 2) に示された手法により計算する.各 ノードの遷移時間はそのノードを駆動する上流のバッ ファの挿入位置に依存するため, 各ノードの訪問時に は決まらないので,いくつかの遷移時間に対する値を 保持する方法をとる.図5では表現の簡単のために各 ノード v の解候補の  $R_v$  値は1 値であるかのように記 述しているが,実際には,いくつかの決められた遷移 時間  $T_v$  値 (たとえば  $t_0$ ,  $t_1$ ,  $t_2$ ) に対する値  $R_{v,0}$ ,  $R_{v,1}$ ,  $R_{v,2}$ をテーブルとして保持する. vの上流ノー ドuの訪問時の $R_u$ の計算では(TopSolutions),  $R_v$ のテーブルから R<sub>u</sub>のテーブルを以下のように定数時 間で計算する. 枝 e = (u, v)の伝達関数  $H_e$  とノー ド v の駆動点アドミッタンス  $Y_v$  を計算し,  $T_u = t_0$ ,  $t_1$ ,  $t_2$  それぞれに対する  $T_v$  の値  $t'_0$ ,  $t'_1$ ,  $t'_2$  を計算す る. $R_v$ のテーブルを補間することにより $t'_0$ , $t'_1$ , $t'_2$ に対する  $R_v$  値の近似値を得る.これと  $T_u = t_0$ ,  $t_1$ ,  $t_2$  を漸化式 ( $R_u = R_v + X_u/T_u$ ) に代入して  $R_u$  の テーブルを得る.ノード v にバッファを挿入した解候 補を作る際(BottomSolutions)とソースノードに到 達した際(GDP)は,駆動するバッファの $R_{\rm S}$ と $Y_{v}$ から遷移時間  $T_v$  を計算し1 値の  $R_v$  を計算する.詳 細は文献2)を参照されたい.

#### 4. 多項式時間の計算手法

文献 4)のバッファ挿入手法では各配線セグメント の容量値は数種類の離散値に限定(実際の容量値をあ らかじめ設定された離散値に丸め込んだ値を用いる) しているが,解析精度の大きな低下がないことが示さ れている.これは配線の分割によって各セグメントは 一定の長さ以下となりかつ均等な長さになっているた めである.本手法でも同様に,各配線セグメントの容 量値,抵抗値としてはあらかじめ設定された離散値を 用いる.この離散値の数を *cmax* とし,またノイズ の計算に用いる各ノードの遷移時間についても離散 値に丸め込むこととし,この離散値の数を *tmax* とす る.すると解候補のパラメータ *c* のとりうる値の数 は  $O(n c_{max})$  (n = |V|) となり<sup>4)</sup>, また Devgan の 見積式から  $I_e$  のとりうる値は  $O(c_{max}^2 t_{max})$ , m お よび r のとりうる値は  $O(n^2 c_{max}^3 t_{max})$  となる.し たがって,アルゴリズム中で解候補の数は回路規模 nの多項式オーダで抑えられ,アルゴリズムの計算複雑 度も多項式時間となる.

また,文献1),4)の手法と同様,本アルゴリズム 中では最適解となりえない解を適宜削除しており,こ の処理により解候補の数は大幅に削減され,処理時間 の増大をおさえることができる.

5. 評価実験

5.1 テスト回路での評価実験

提案手法の効果を示すため、人手で作成した回路で、 提案手法と文献 1) の手法を実行して結果を比較した. 使用した回路の形状を図6に示す.図6中の配線長は 配線木で表現したときの枝数である. 配線木を構成す る枝(配線線分)1本あたりの平均の配線抵抗,対基板 容量,結合容量はそれぞれ,23Ω,3.3fF,3.2fFであ リ,回路中のバッファはすべて内部抵抗  $R_{\rm S} = 1.1 \, {\rm k}\Omega$ , 入力ピン容量は 3.5 fF である. 電源電圧 Vdd = 1.5 V でノイズマージンは全セルの入力ピンで 0.5 V に設定 されている、タイミング制約はゆるく設定しており、 すべてのケースでタイミング違反は発生していない. 提案手法および従来手法 1)の実行結果のバッファ挿 入位置と,バッファ挿入前後の各ネットのグリッチ, victim ネットの遅延値を図 6 に示す.(a)の回路では, バッファ挿入前は victim ネット V がグリッチ制約違 反, aggressor ネット A はグリッチ許容内であるが, 従来手法 1) により遅延最小のバッファ挿入をすると Vのグリッチ制約違反は解消するが A がグリッチ制約 違反を発生する.一方,提案手法を用いたバッファ挿 入では V, A ともにグリッチ制約違反のない結果が得 られる.回路(b)でも同様の結果が得られている.提 案手法では,従来手法1)の場合と同じ数のバッファ の挿入により, aggressor ネットのグリッチ制約違反 を起こすことなく victim ネットのグリッチ制約違反 を解消することができた.

#### 5.2 実設計回路での評価実験

次に,実設計回路での提案手法の効果を示す実験を 行った.使用したデータは,0.18 µm プロセス,6 層 配線,Vdd=1.8 V,ランダムロジック部が約500 KG 規模の実設計回路である.本データに提案手法を適用 した結果,1,670 個のバッファが挿入されグリッチエ ラー数は774 から26 へ減少した.処理時間は3 GHz の計算機上で10分であった.図7 は当該回路のレイ



図 6 実験回路とバッファ挿入結果





図 7 配線のレイアウトとバッファ挿入結果 Fig. 7 Layout of wiring and buffer insertion results.

アウト結果から提案手法によってバッファが挿入され たネットの1つを抜き出して示したものである.提案 手法と従来手法1)によるバッファ挿入前後について のグリッチを図7に示す.従来手法1)ではグリッチ 制約違反が残っているが,提案手法ではグリッチ制約 違反は解消されており,実設計回路でも提案手法が効 果のあることを示している.

5.3 標準ツールとの比較

業界標準の市販ツールと提案手法を実行して結果を 比較した.実設計回路(510 KG,0.18 µm プロセス, Vdd=1.8 V)の配置配線結果(タイミング違反なし) に対して両者を実行した.提案手法は,(a)3章のア ルゴリズムによるバッファ挿入位置の決定,(b)市販 ツールよるバッファの配置とバッファに接続する配線 の結線 , (c) 配線の RC 抽出 , (d) 提案手法のモデル<sup>7)</sup> によるクロストークノイズの計算の順に実行する.市 販ツールはバッファ挿入だけでなく結合容量を減らす 配線経路の修正も行う.クロストークノイズは提案手 法と同じモデル<sup>7)</sup>で計算した.結果を表1に示す.提 案手法のアルゴリズム (図 5 の GDP) はのべ 1,820 回適用され,回路上のすべてのグリッチ制約違反を解 消した.ただし,バッファの配置と再配線の際に既配 置のセルや既配線パターンのためにバッファ配置位置 と配線経路が若干変わっているために,表1に示し た最終の結果ではノイズ違反が 70 個発生している. 本実験では比較を明瞭にするためにノイズマージンを

表 1 提案手法と市販ツールの実行結果 Table 1 Results of proposed method and commercial tool.

|          | ノイズ違反 | バッファ  | タイミング     | CPU    |
|----------|-------|-------|-----------|--------|
|          | ノード数  | 挿入数   | スラック [ns] | 時間 [分] |
| 初期状態     | 958   | -     | 0.077     | -      |
| 提案手法適用後  | 70    | 1,820 | 0.097     | 169    |
| 市販ツール適用後 | 175   | 267   | 0.000     | 227    |

小さめの値 0.5 V に設定した.両者ともノイズの違反 が残っているが,提案手法のほうがノイズの削減で上 回っており処理時間も短い.提案手法適用後のタイミ ング違反は発生していない.市販ツールのほうがバッ ファ挿入数が少ないのは配線経路修正を併用するため と考えうるので,本実験ではバッファ挿入処理単体の バッファ挿入数の観点での性能の公平な比較はできな いが,処理時間,クロストーク削減,タイミングの面 では提案手法が優れていることが示された.

#### 6. む す び

レイアウト結果において victim と aggressor 間の 相互影響を同時に考慮したバッファ挿入によるクロス トークノイズ改善問題を取り扱い,独自の影響度関数 Rを導入しこれを最適化するアルゴリズムを提案した. その計算複雑度を問題規模の多項式時間に抑えるため の関数 R の計算およびそのダイナミックプログラミ ングによる最適化手法を考察した.提案手法を実際の LSI 回路に適用しその有効性を確認した.

本論文の手法では簡単のため, Elmore の遅延モデ ルおよび Devgan のクロストークノイズのモデルを用 いたが,これを Chen ら<sup>2)</sup>のモーメントマッチングに よる遅延とノイズの計算モデルのような高精度なモデ ルに置き換えることは容易であると考えられる.

## 参考文献

- Alpert, C.J. and Devgan, A. and Quay, S.T.: Buffer Insertion for Noise and Delay Optimization, *DAC*, pp.362–367 (1998).
- Chen, C.-P. and Menezes, N.: Noise-Aware Repeater Insertion and Wire-Sizing for On-Chip Interconnect Using Hierarchical Moment-Matching, *DAC*, pp.502–506 (1999).
- van Ginneken, L.P.P.P.: Buffer placement in distributed RC-tree networks for minimal Elmore Delay, *ISCAS*, pp.865–868 (1990).

- 4) Lillis, J., Cheng, C.-K. and Lin, T.-T.Y.: Optimal Wire Sizing and Buffer Insertion for Low Power and a Generalized Delay Model, *J. of Solid-State Circuits*, Vol.31, No.3, pp.437–447 (1996).
- 5) 橋本ほか:ポストレイアウトトランジスタ寸法 最適化によるクロストークノイズ削減手法,情報 処理学会研究報告, No.SLDM103-6 (2001).
- 6) Elmore, W.C.: The transient response of damped linear network with particular regard to wideband amplifiers, J. Applied Physics, Vol.19, No.1, pp.55–63 (1948).
- Devgan, A.: Efficient coupled noise estimation for on-chip interconnects, *ICCAD*, pp.147–151 (1997).

(平成 17 年 10 月 21 日受付)(平成 18 年 4 月 4 日採録)



定兼利行(正会員)

1990年京都大学理学部数学専攻卒 業.同年三菱電機(株)入社.2003年 (株)ルネサステクノロジへ転籍.製 品技術本部設計技術統括部にてLSI 設計手法およびEDAの開発に従事.



1976年大阪大学工学部電子工学 科卒業.1978年同大学大学院工学 研究科博士前期課程修了.同年三菱 電機(株)入社.2003年(株)ルネ サステクノロジへ転籍.2005年大

阪学院大学情報学部教授 . LSI の CAD の研究に従事. 工学博士.電子情報通信学会会員.



#### 堀場 康孝

1964 年名古屋大学工学部電子工 学科卒業.1966 年同大学大学院修 士課程修了.同年三菱電機(株)入 社.以来,バイポーラ/CMOSのア ナログとディジタル LSI,ディジタ

ル信号処理 LSI の研究開発に従事.2001 年関西大学 工学部教授.工学博士.電子情報通信学会会員.