# 高速かつ軽量な可変データ長対応の CRC 回路構成手法

#### 貢 佳 壽 美<sup>†2</sup> 片 下 敏 坂 巻 名古屋 **—** †1 島 康 **曲**†4 戸 Ħ 蜸 춖

本論文では超高速ネットワークに向けた,高速かつ軽量な CRC 回路の構成手法を提案する.CRC の1 つである CRC-32 はイーサネットのフレームの誤り検出に用いられており,その算出処理は任意 データ長への対応やワイヤスピードであることが要求されている.スループット向上のために CRC 回路の処理データ幅を拡張すると,従来手法では処理データ幅 N-bit に対し回路規模が  $O(N^2)$  となり,100 Gbps など非常に高いスループットを得るには莫大な回路資源が必要であった.そこで処理 データ幅に対する回路規模を O(N) へ低減させる CRC 回路の構成手法を提案する.提案手法と従来手法における CRC 回路を自動的に生成するソフトウェアを開発し,提案手法と従来手法の FPGA における回路規模とスループットを比較,検証した.その結果,提案手法により回路規模を O(N) へ大幅に削減可能であり,スケーラビリティが高くなることが示された.また,提案手法による回路は現行のデバイス FPGA Virtex-II Pro 100 (44,096 Slices)において,処理データ幅 8,192-bit のとき回路規模 24,627 Slices (55.8%) で 1.18 Tbps のスループットを達成することが分かった.

## A Scalable Light-weight Circuit for CRC Calculation

## Toshihiro Katashita,<sup>†1</sup> Kazumi Sakamaki,<sup>†2</sup> Mitsugu Nagoya,<sup>†3</sup> Yasunori Terashima<sup>†4</sup> and Kenji Toda<sup>†1</sup>

We propose a method of constructing a scalable light-weight circuit for CRC calculation. A CRC-32 is used in a network frame, and calculating the CRC-32 at a wire-speed is demanded. A CRC-32 generator must deal with variable length data when the CRC-32 is calculated in parallel to accelerate the processing, because tail data that contain a various byte length. In previous studies, a resource requirement of the circuit was  $O(N^2)$  in the case of processing N-bit in parallel. The requirement was quite large to obtain high throughput. For such reason, we developed a method of constructing a circuit that uses O(N) resource, and a tool that automatically generates the circuit. We evaluated the throughput and the resource requirement of our circuit and compared with a traditional circuit. The result demonstrated that our method reduced the resource requirement to O(N), and improved the throughput in comparison with the traditional method. Furthermore, our circuit has 1.18 Tbps throughput and uses 24,627 Slices (55.8%) of Xilinx Virtex-II Pro xc2vp-100 (44,096 Slices) in the case of 8,192-bit processing.

## 1. はじめに

CRC (Cyclic Redundancy Check)は誤り検出方 式の1つであり,バースト誤りを検出できる点や簡易 なハードウェアで実現できることから,シリアル伝送

Tokyo Metropolitan Industrial Technology Research Institute

- †3 デュアキシズ株式会社 DUAXES Corporation
- †4 株式会社ビッツ BITS Co., Ltd.

路における誤り検査などに広く用いられている.イー サネットにおけるフレームの誤り検査にも CRC が利 用されており,ネットワークフレームの FCS (Frame Check Sequence)では 32-bit 長の CRC-32 が採用さ れている.ネットワークフレームの誤り検出における CRC の利用では,処理をワイヤスピードで行うことが 要求されている.近年では10 Gigabit Ethernet の登 場などネットワークのスピードが大幅に向上している ほか,スループット 100 Gbps の次世代インターネッ トが検討されるなどの背景から,CRC の演算を高速 に処理するハードウェアの開発が重要となっている.

単純な CRC ハードウェア構成としてあげられる LFSR(Linear Feedback Shift Register)は,1クロッ クサイクルごとに処理するデータ幅が 1-bit であり非

 <sup>†1</sup> 産業技術総合研究所情報技術研究部門
 Information Technology Research Institute, National Institute of Advanced Industrial Science and Technology
 †2 地方独立行政法人東京都立産業技術研究センター

常に低速であった<sup>1)</sup>. イーサネットフレームはバイト 単位のデータ長であることから1サイクルごとに8-bit ずつのデータを処理する手法により CRC 回路の処理 性能が改善されてきた.

さらなる処理性能向上の手法の1つとして,回路の動 作周波数を1.25 GHz まで高めることにより10 Gbps のスループットをASIC上で達成した研究<sup>2)</sup>がなされ ているが,100 Gbps などのより高いスループットに は対応が困難である.そのため1クロックサイクルで 処理するデータ幅を拡張することにより低い動作周波 数で処理性能を向上させる手法<sup>3)</sup>が研究されており, FPGA へ実装して10 Gbps のスループットを得る設 計<sup>4)</sup> などもなされている.

処理データ幅を拡張する手法においては,ルータな どのネットワーク機器応用では転送されるイーサネッ トフレームの長さを規定することが困難であり,CRC 回路はフレームがとりうるすべてのデータ長に対応す る必要がある.しかし単純に一定のデータ長に対応す る必要がある.しかし単純に一定のデータ幅ごとに処 理する CRC 回路では,イーサネットフレームのデー 夕長が回路の処理データ幅の倍数とならない場合に間 違った値を算出してしまう.そのため任意のデータ長 に対応する CRC 回路の構成手法が研究・開発されて きたが,従来の研究における回路構成手法<sup>3),4)</sup>では処 理データ幅 N に対し回路規模のオーダが  $O(N^2)$  と なっていた.100 Gbps など 10 Gbps を超える次世代 のイーサネットへ対応するには従来手法では回路規模 が莫大となる問題があった.

そこで,本論文では任意のデータ長に対応する CRC 回路をオーダO(N)の規模で構成する手法を提案す る.また,提案手法と従来手法における CRC 回路を 自動的に生成するソフトウェアを開発し,これを用 いて生成された両回路のスループットと回路規模の比 較・検証実験を行った.さらに,処理データ幅が 64-bit の CRC 回路を FPGA 上に実装し,スループットが 10 Gbps (156.25 MHz)となることを実機で確認した.

2. CRC のハードウェアによる演算

#### 2.1 CRC のアルゴリズム

誤り検出の対象となる *L*-bit からなるデータの 2 進 数表現を  $[a_0a_1 \dots a_{L-2}a_{L-1}]$  (MSB が  $a_0$ , LSB が  $a_{L-1}$ ) とするとき,データの多項式表現は

$$A = a_0 x^{L-1} + a_1 x^{L-2} + \dots + a_{L-2} x + a_{L-1}$$
(1)

となる.次数 K の生成多項式を G とするとき, CRC 値 R は式 (2) により算出される<sup>5)</sup>.

$$R = (Ax^{\kappa}) \mod G \tag{2}$$

CRC はバースト誤りを検出できる特徴を持ち,シリ アル伝送路の符号などに広く用いられている.CRC-32 は IEEE802.3 のデータリンク層のフレームにおける FCS として用いられており,その値はフレーム中のア ドレス部,レングス部,データ部より算出される.フ レームデータ送信時にはアドレス・レングス・データ 部を生成多項式で割った剰余 *R* が算出され FCS とし て付加される.受信時には同様に *R* が算出され,FCS と比較されてデータの誤りが検出される.FCS にお ける CRC 値の算出では,フレーム先頭の 32-bit の データはビット反転される.また,CRC 値は算出後 にビット反転してフレームに付加される<sup>6)</sup>.CRC-32 の生成多項式は

$$G = x^{32} + x^{26} + x^{23} + x^{22} + x^{16} + x^{12} + x^{11} + x^{10} + x^8 + x^7 + x^5 + x^4 + x^2 + x + 1 (3)$$

であり, R は 32-bit 長である.

2.2 処理データ幅固定の CRC 回路

CRC の算出対象となるデータを 1-bit ごとに処理 する単純な CRC 回路は図 1 のような LFSR 構成と なる . 図 1 は CRC-32 の場合の回路を表している . LFSR において *L*-bit のデータ *A* の MSB から *i*-bit ( $1 \le i \le L$ )の

$$A(i) = a_0 x^{i-1} + a_1 x^{i-2} + \dots + a_{i-2} x + a_{i-1}$$
(4)

で表されるデータを処理した際の途中結果となる剰余 R<sub>i</sub>は以下のように求められる.

$$R_{i} = (A(i)x^{K}) \mod G$$
  
= (((a\_{0}x^{i-2} + \dots + a\_{i-2})x + a\_{i-1})x^{K})  
mod G

 $= ((A(i-1)x^{K})x + a_{i-1}x^{K}) \mod G$ ここで,  $(Ax^{b} + B) \mod G = (Px^{b} + B) \mod G$  $(b-1 \ \mathsf{L} B \ \mathcal{O}$ 次数,  $P = A \mod G$ ) より<sup>7)</sup>,

$$= (R_{i-1}x + a_{i-1}x^k) \mod G.$$
(5)

 $R_0 = 0$ であり、CRC 値  $R = R_L$ である、LFSR は  $R_{i-1}$  とデータ  $a_{i-1}$  より剰余  $R_i$ を算出し、これ を L サイクル処理することにより CRC 値 Rを算出 する回路である、

この LFSR の数サイクル分の処理を 1 サイクルで 行うような組合せ回路は, Verilog-HDL の for 文によ



Fig. 1 Composition of LFSR.

| function [31:0] next_crc; |                  |
|---------------------------|------------------|
| input [31:0] crc;         |                  |
| input [7:0] data;         |                  |
| integer i;                |                  |
| begin                     | LFSR 部           |
| next_crc = crc;           |                  |
| for(i=0;i<8;i=i+1)        | 1                |
| crc = {crc[30:0],1'b0} ^  |                  |
| ({32{crc[31]^data[7-i]}}  | & 32'h04C11DB7); |
| end                       |                  |

endfunction

図 2 8-bit 処理の CRC 回路の Verilog-HDL ソースコード Fig. 2 Verilog-HDL code for 8-bit processing CRC-circuit.



図3 データ A の分割 (L = lNの場合) Fig.3 Division of the data A in case of L = lN.

り容易に構成することができる<sup>1),8)</sup>.図2はLFSRの 8サイクル分の処理を行う組合せ回路のVerilog-HDL ソースコードの例であり,これは処理データ幅が8-bit のCRC 回路を示している.このような手法によって CRC 回路の1クロックサイクルあたりの処理データ 幅を拡張することができる.

図 2 に示すように, LFSR の N サイクル分の処 理を 1 サイクルで行う CRC 回路は,処理データ幅が N-bit の固定長となる.つまり,入力データが N-bit でない場合は誤った CRC 値が算出される.以後,処 理データ幅が N-bit の固定である CRC 回路を CRC モジュール (N) と呼ぶ.

ここで, CRC 値の算出対象データの長さを *L*-bit とし, *L* が処理データ幅の倍数である場合(L = lN, 0 < l)を考える.データ *A* を  $a_0$ から順に *N*-bit ず つ区切り, *l* 個の部分データ  $A_0, A_1, \ldots, A_{l-1}$ に分割 する(図3).データ  $A_i$ ( $0 \le j \le l-1$ )を

$$A_{j} = a_{jN}x^{N-1} + a_{jN+1}x^{N-2} + \dots + a_{jN+(N-1)}$$
(6)

と表したとき,データ A は A<sub>j</sub> を用いて次式で表される.

$$A = (a_0 x^{N-1} + \dots + a_{(N-1)} x^0) x^{(l-1)N} + \dots + (a_{(l-1)N} x^{N-1} + \dots + a_{(l-1)N+(N-1)} x^0) = A_0 x^{(l-1)N} + A_1 x^{(l-2)N} + \dots + A_{l-1}$$
(7)

CRC モジュール (N) には  $A_0$  から  $A_{l-1}$  までの部 分データが順に入力され l サイクルで CRC 値 R が 算出される .  $A_0$  から i 個  $(1 \le i \le l)$  の部分データ

$$A(i) = A_0 x^{N(i-1)} + \dots + A_{i-2} x^N + A_{i-1}$$
(8)

#### まで処理した時点の剰余 R<sub>i</sub> は次式で表される.

$$R_{i} = (((A_{0}x^{N(i-2)} + \dots + A_{i-2})x^{N} + A_{i-1})x^{K}) \mod G$$
$$= (A(i-1)x^{K}x^{N} + A_{i-1}x^{K}) \mod G$$
$$= (R_{i-1}x^{N} + A_{i-1}x^{K}) \mod G \qquad (9)$$

 $R_0 = 0$ であり、CRC 値  $R = R_l$ である、CRC モジュール (N)は  $R_{i-1}$  とデータ  $A_{i-1}$ より剰余  $R_i$ を算出する回路であり、これを l サイクル処理させることにより CRC 値 R が算出される、図 2 中の next\_crc が  $R_{i-1}$ , data が  $A_{i-1}$ , crc が  $R_i$  に対応する、

CRC モジュール (N) の回路規模はその処理データ 幅に比例する<sup>9)</sup>.

2.3 任意バイト長のデータへの対応

CRC 値算出対象のデータが特定の長さであれば,そ のデータ長に応じた CRC モジュールのみで CRC 値を 算出することが可能である.たとえば,ATM(Asynchronous Transfer Mode ) におけるプロトコル AAL5 (ATM Adaptation Layer 5) ではフレーム長をパディ ングにより特定の倍数に調整されているため,処理デー タ幅が固定長の CRC モジュールのみで処理を行うこと ができる.ところが Ethernet ではフレーム長が 64~ 1,518-byteの任意のバイト長をとるため,転送される データ長を前もって想定できない.さらに,Ethernet の機器はすでに広く普及しており, AAL5のようにパ ディングによりあらかじめデータ長を調整することを すべての機器に規定することは困難である.したがっ て, Ethernet のルータ機器などにおける CRC 回路 の応用では, CRC 回路が転送されるデータの長さが 回路の処理データ幅の倍数とならない場合にも対応 できる構成とする必要がある.一般にインターネット フレームのフレーム長は 64~1,518-byte の任意のバ イト長をとり, CRC 値算出の対象となるデータ長は 60~1,514-byte の任意のバイト長をとる.

ここで CRC 値の算出対象データの長さを *L*-bit と し, *L* が CRC 回路の処理データ幅 *N*-bit の倍数でな い場合(L = lN + M,  $0 \le M < N$ )を考える. *A* は *l* 個の *N*-bit 長の部分データ  $A_0, A_1, \ldots, A_{l-1}$  と, *M*-bit 長の部分データ *B* に分割される(図 4). この とき, *lN*-bit 長の部分データを

$$A' = A_0 x^{(l-1)N} + \dots + A_{l-2} x + A_{l-1}$$
(10)

とおくとデータ A は次式で表される.



図4 データ A の分割 (L = lN + Mの場合) Fig. 4 Division of the data A in case of L = lN + M.



図 5 従来手法による CRC 回路の構成



$$A = (a_0 x^{N-1} + \dots + a_{(N-1)} x^0) x^{(l-1)N+M} + \dots + (a_{(l-1)N} x^{N-1} + \dots + a_{(l-1)N+(N-1)} x^0) x^M + (a_{lN} x^{M-1} + \dots + a_{lN+(M-1)} x^0) = A' x^M + B$$
(11)

ここで,

$$B = a_{lN}x^{M-1} + \dots + a_{lN+M-1}.$$
  
このとき, CRC値Rは式(12)で表すことができる.  

$$R = (A'x^{M} + B)x^{K} \mod G$$
  

$$= (A'x^{K}x^{M} + Bx^{K}) \mod G$$
  
ここで  $R' = A'x^{M} \mod G$  とおくと  

$$= (R'x^{M} + Bx^{K}) \mod G$$
 (12)

式 (9) より lN-bit 長のデータ A' を処理した時点 の剰余は  $R' = R_l$  であり, CRC モジュール (N) によ り l サイクルで算出される.一方 R の算出は B の長 さ M が  $0 \le M < N$  であるため, CRC モジュール (N) では正しい CRC 値が得られない (ただし M = 0の場合は R = R' となる).

この M がとりうる数 (データ長) に応じて処理デー タ幅がそれぞれ h-bit ( $1 \le h < N$ )の CRC モジュー ル(h)を N-1 個用意し, M に従って CRC 値を算出 する回路を切り替えることにより任意長のデータに対 応する手法<sup>3),4)</sup> が提案されている.図5 に従来手法に より構成された, 1 サイクルの処理データ幅が N-bit であり, 任意長のデータに対応する CRC 回路を示す.

従来手法により任意データ長に対応した CRC 回路 は,並列に接続された CRC モジュール (h) ( $1 \le h \le N$ ) より構成されている.それぞれの CRC モジュー ル (h) の出力は N 入力セレクタへ接続されており, 入力データ長に応じた適切な値が選択される.

この回路では,まず CRC モジュール (*N*) が使用 され CRC 算出対象のデータ *A* より *N*-bit ずつ区切 られたデータ  $A_{i-1}$  から剰余 *R'* が得られる.そし て CRC 値 *R* はデータ *B* の次数に応じた CRC モ ジュール (*M*) が使用され算出される (M = 0 の場合 は R = R' となる).

従来手法による任意データ長に対応した CRC 回路 の規模は, CRC モジュール (1)の回路規模を1とし た場合, N 個の CRC モジュール (h)より構成される ことから,式 (13)で算出される.

$$\sum_{h=1}^{N} h = \frac{N(N+1)}{2} = \frac{1}{2}N^2 + \frac{1}{2}N$$
(13)

回路規模は O(N<sup>2</sup>) となり,処理データ幅の拡張に よりスループットを向上させると回路規模が非常に大 きくなってしまうことが分かる.そのため,従来手法 を用いて 10 Gbps を超える高いスループットを得よう とすると,莫大な回路資源が必要となってしまう問題 があった.

## 3. 高速かつ軽量な CRC 回路構成手法

3.1 軽量な任意バイト長のデータ対応の回路 任意データ長に対応した CRC 回路が処理するデー タ幅  $N \in N = 2^n$ とし, CRC 値の算出対象のデー タ  $A = A'x^M + B$ の Bを長さ  $2^{n-1}, 2^{n-2}, \dots, 2^0$ の部分データ  $B_0, B_1, \dots, B_{n-1}$ に分割することを考 える.

*B*の2進数表現を [b<sub>0</sub>b<sub>1</sub>...b<sub>M-1</sub>], *B*のデータ長 *M*の2進数表現を [m<sub>0</sub>m<sub>1</sub>...m<sub>n-1</sub>] とし,

$$M = m_0 2^{n-1} + m_1 2^{n-2} + \dots + m_{n-1} 2^0$$
(14)

の初項から第 $i(0 \le i \le n-1)$ までの部分和を

$$M_i = \sum_{j=0}^{i} m_j 2^{n-1-j}$$
(15)

 $M = M_{n-1}$ ,  $M - 2^0 = M_{n-2}$ とすると, Bを次式 で表すことができる(図 6).

$$B = b_0 x^{M-1} + b_1 x^{M-2} + \dots + b_{M-1}$$
  
=  $m_0 (b_0 x^{2^{(n-1)}-1} + \dots + b_{2^{(n-1)}-1}) x^{M-M_0}$   
+  $m_1 (b_{M_0} x^{2^{(n-2)}-1} + \dots$   
+  $b_{M_0+2^{(n-2)}-1}) x^{M-M_1} + \dots$   
+  $m_{n-2} (b_{M_{n-2}} x + b_{M_{n-2}+1}) x^{M-M_{n-2}}$   
+  $m_{n-1} (b_{M_{n-1}}) x^{M-M_{n-1}}$   
=  $m_0 B_0 x^{M-M_0} + \dots + m_{n-1} B_{n-1}$  (16)



Fig. 6 Division of the data B.

なお,

$$B_i = b_{M_i} x^{2^{(n-1-i)}-1} + \dots + b_{M_i+2^{(n-1-i)}-1}.$$

たとえば, B の長さが 19-bit の場合は 19 = [10011] であるから, B は  $2^4$ ,  $2^1$ ,  $2^0$ -bit の部分データ  $B_0$ ,  $B_3$ ,  $B_4$  に分割される.

このときデータ B を  $B_0$  から j 番目 ( $1 \le j \le n$ ) の  $B_{j-1}$  までのデータ

$$B(j) = m_0 B_0 x^{M_{j-1} - M_0} + \dots + m_{j-1} B_{j-1}$$
(17)

を処理した際の剰余 Q<sub>j</sub> は次式で表される.

$$Q_{j} = (R'x^{M} + B(i))x^{K} \mod G$$
  
=  $(R'x^{M} + m_{0}B_{0}x^{M_{j-1}-M_{0}} + \cdots$   
+  $m_{j-2}B_{j-2}x^{M_{j-1}-M_{j-2}}$   
+  $m_{j-1}B_{j-1})x^{K} \mod G$   
=  $(R'x^{M} + (m_{0}B_{0}x^{M_{j-2}-M_{0}} + \cdots$   
+  $m_{j-2}B_{j-2})x^{M_{j-1}-M_{j-2}}$   
+  $m_{j-1}B_{j-1})x^{K} \mod G$   
 $M_{j-1} - M_{j-2} = m_{j-1} \cdot 2^{n-j} \downarrow \mathcal{I}\mathcal{I}$ ,  
=  $(R'x^{M} + (m_{0}B_{0}x^{M_{j-2}-M_{0}} + \cdots$   
+  $m_{j-2}B_{j-2})x^{m_{j-1}\cdot 2^{n-j}}$   
+  $m_{j-1}B_{j-1})x^{K} \mod G$   
=  $(R'x^{M} + B(j-1)x^{m_{j-1}\cdot 2^{n-j}}$   
+  $m_{j-1}B_{j-1})x^{K} \mod G$ 

 $B_{j-1}$ の次数は $2^{n-j}-1$ であるので,

$$= (Q_{j-1}x^{m_{j-1} \cdot 2^{n-j}} + m_{j-1}B_{j-1})x^K \mod G$$
(18)

 $Q_0 = R'$ であり, CRC 値  $R = Q_n$ である. $m_{j-1}$ は0または1であり, 0のときは $Q_j = Q_{j-1}$ となる. これは $m_{j-1} = 0$ の場合は $2^{n-1-(j-1)}$ 長で分割する データがないことを示しており, このとき剰余の算出 処理は行われない.たとえばデータ Bの長さが 19bitでn = 5の場合は, 19 = [10011] より Bは $2^4$ ,  $2^1$ ,  $2^0$ -bit 長の部分データに分割されるが $m_1 = 0$ ,  $m_2 = 0$ が示すように $2^3$ ,  $2^2$ -bit 長の部分データは ない.その際には CRC モジュール ( $2^3$ ) と CRC モ ジュール ( $2^2$ )では剰余の算出処理が行われない.



図 7 提案手法による回路の構成 Fig. 7 Composition of a proposed circuit.





本研究では,式(18)が示すように次数( $M < 2^{n}$ ) のデータ B を MSB から  $2^{n-1}, \ldots, 2^{0}$ ずつ区切り, それぞれのデータ長に対応する CRC モジュール( $2^{k}$ ) ( $n-1 \ge k \ge 0$ )を用いて剰余  $Q_{j}$ の算出を n サイ クル処理して CRC 値 R を得る手法を提案する.

提案手法をもとに構成された,1サイクルの処理デー タ幅が *N*-bit ( $N = 2^n$ ) で任意データ長に対応する CRC 回路を図7に示す.本回路は,n+1 個の CRC モジュール ( $2^k$ ) (k = n, n - 1, ..., 0) が直列に構成 されている.各 CRC モジュール ( $2^k$ ) 間には 2 入力 セレクタとレジスタが配置されており,パイプライン 構成となっている.また,各 CRC モジュール ( $2^k$ ) の データ入力を適切に選択するデータセレクタが配置さ れている.データセレクタの構成を図8に示す.

提案手法による回路では,従来手法と同様に CRC モジュール  $(2^n)$ が使用され剰余 R'が算出される.そ してデータ B はデータセレクタにより  $m_{n-1-k}$  の値 に従って区切られ,各 CRC モジュール  $(2^k)$  ヘパイ プライン式に入力される.また,各 CRC モジュール  $(2^k)$ からの剰余出力は  $m_{n-1-k}$  の値に応じて 2 入力 セレクタにより選択され,レジスタに格納される.た とえば,M = 19 = [10011]の場合,19-bit 長のデー タ B は  $2^4$ ,  $2^1$ ,  $2^0$ -bit のデータに分割され,それぞ れのデータ長に対応した CRC モジュールに入力され る.そして CRC モジュールからの出力が 2 入力セレ クタにより選択され剰余の算出処理が行われる.この ようにして n サイクル後に CRC 値  $R = Q_n$  を得 る.なお CRC モジュール ( $2^n$ )の出力のセレクタは, R = R'の場合 (M = 0)の処理に使用される.

提案手法では CRC 値の算出がパイプライン式に処理 されるため,従来手法に比べてレイテンシが n サイク ル増加する.このレイテンシ増加は O(log N) となる.

また CRC 回路のデータセレクタ部を除いた回路規 模は, CRC-32 モジュール (1)の回路規模を 1 とした場 合, n+1 個の CRC モジュール (h) ( $h = 2^n, \ldots, 2^0$ ) より構成されることから式 (19)で算出され, O(N) と なる.

$$\sum_{k=0}^{n} 2^{k} = \frac{2^{n+1} - 1}{2 - 1}$$
$$= 2N - 1$$
(19)

データセレクタ部は  $2^n, \ldots, 2^1$ -bit のレジスタ n-1個と 2 入力セレクタ n-1 個より構成されていること から,レジスタの規模は式 (19)と同様の計算により O(N),2入力セレクタの規模は  $O(\log N)$ となる.

つまり,提案手法により回路の規模は処理データ幅 N に対して O(N) となり,従来手法の  $O(N^2)$  と比べ回路規模を大幅に削減できる.

3.2 CRC 回路生成ソフトウェア

任意データ長に対応した CRC 回路を自動的に生 成するソフトウェアを Java 言語を用いて開発した. 出力は Verilog-HDL の形式である.本ソフトウェア は CRC モジュール生成部と任意データ長に対応した CRC 回路生成部より構成されており,提案手法によ る回路と従来手法による回路を生成することができる.

CRCモジュール生成部ではLFSRを仮想的に h サ イクル動作させた処理データ幅 h-bitのCRCモジュー ル(h)を生成する.LFSRの仮想的な動作を図 2 のよ うに for 文で記述すると,論理合成ツールの良し悪し により回路規模や動作周波数が大きく左右される傾向 にある.これは,for文により記述した式が逐次的に 評価されるときにXORが鎖状に接続されたバランス の悪いXORツリーの回路が生成されるほか,XOR ツリーに含まれる冗長なXORが削除されないためで ある.この問題を解決する手法として,for文をあら かじめ評価して式に含まれるXORを列挙し冗長な記 述を削減する方法が提案されている<sup>10)</sup>.本ソフトウェ アでは文献10)と同じ手法により冗長な記述の削減と XOR ツリーのバランスが行われた回路を生成する.

任意データ長に対応した CRC 回路生成部では処理 データ幅が N-bit ( $N = 2^n$ )の回路を生成する.ま た,呼び出す関数によって提案手法による回路と従来 手法による回路を選択できる.

任意データ長への対応が必要な応用としてはイーサ ネットで利用されている CRC-32 があげられる.この ため本研究においては本ソフトウェアが対応する CRC は CRC-32 とした.

#### 4. 検 証

4.1 回路規模およびスループット

ソフトウェアにより自動生成した任意データ長に対 応する CRC 回路のソースコードを論理合成し,回路 規模とスループットにおいて提案手法と従来手法の比 較・検証を行った.CRC 回路の処理データ幅は16,32, 64,128,256,512,1,024,2,048,4,096,8,192-bit とした.また回路規模やスループットの比較基準と する参考回路として,CRC モジュール(8)と制御回 路で構成された処理データ幅が 8-bit の CRC 回路を 用いた.実装対象デバイスとしては FPGA Xilinx 社 Virtex-II Pro 100(130 nm), Virtex-4 200(90 nm), Virtex-5 220(65 nm)を選択した.論理合成ツール は Xilinx ISE 8.1 sp3(Virtex-5 のみ 8.2 sp3)のxst を使用した.

まず予備実験として自動生成ソフトウェアで生成された CRC モジュール  $(2^k)$  (k = 3, ..., 13)が文献 9) に示されるように処理データ幅に比例した回路規模と なるか検証した.対象デバイスを Virtex-II Pro 100 として論理合成した場合の結果を表 1 と図 9 に示す. 表 1 中の width は処理データ幅を表している.図 9 中 の縦軸は回路規模の Slice 数,横軸は処理データ幅を示 しており,回路規模のオーダ推定の参考に適当な係数 を持った一次式のグラフ y = 4xを追加している.図 9 より,ソフトウェアで生成した CRC モジュールの回 路規模も処理データ幅の O(N)となることが分かる. 次に,提案手法と従来手法による CRC 回路の規模

表 1 CRC モジュールの回路規模

| Table 1 | Resource | requirement | of the | CRC-module |
|---------|----------|-------------|--------|------------|
|---------|----------|-------------|--------|------------|

| width (bit) | Slices     | LUTs       | Slice raito |
|-------------|------------|------------|-------------|
| 8           | 32         | 55         | 1.00        |
| 16          | 55         | 96         | 1.72        |
| 32          | 107        | 186        | 3.34        |
| 64          | 172        | 299        | 5.38        |
| 128         | 296        | 515        | 9.25        |
| 256         | 509        | 886        | 15.91       |
| 512         | 858        | 1,492      | 26.81       |
| 1,024       | 1,507      | 2,621      | 47.09       |
| 2,048       | $2,\!682$  | 4,665      | 83.81       |
| 4,096       | 4,722      | 8,212      | 147.56      |
| 8,192       | $^{8,415}$ | $14,\!634$ | 262.97      |

July 2007



Fig. 9 Resource requirement of the CRC-module.

表 2 CRC 回路の規模とスループット (Virtex-II Pro) Table 2 Result of experimentation on Virtex-II Pro.

|      | width      | Slices     | Frequency | Throughput |
|------|------------|------------|-----------|------------|
|      | (bit)      |            | (MHz)     | (Gbps)     |
| 参考回路 | 8          | 91         | 313.48    | 2.508      |
| 提案手法 | 16         | 183        | 254.71    | 4.075      |
|      | 32         | 314        | 240.79    | 7.705      |
|      | 64         | 524        | 215.19    | 13.772     |
|      | 128        | 842        | 206.44    | 26.424     |
|      | 256        | 1,379      | 184.84    | 47.320     |
|      | 512        | 2,337      | 189.11    | 96.823     |
|      | 1,024      | 4,057      | 183.79    | 188.201    |
|      | 2,048      | 7,100      | 167.98    | 344.029    |
|      | 4,096      | 13,049     | 146.61    | 600.498    |
|      | $^{8,192}$ | $24,\!627$ | 144.16    | 1,180.918  |
| 従来手法 | 16         | 165        | 245.40    | 3.926      |
|      | 32         | 375        | 197.71    | 6.327      |
|      | 64         | 984        | 187.55    | 12.003     |
|      | 128        | 2,503      | 161.45    | 20.665     |
|      | 256        | 9,063      | 143.58    | 36.755     |
|      | 512        | 28,394     | 124.02    | 63.498     |
|      | 1,024      | 99,355     | 114.19    | 116.926    |

とスループット詳細の結果を Virtex-II Pro, Virtex-4, Virtex-5 を対象とした場合についてそれぞれ表 2, 表 3, 表 4 に示す.表中の width は処理データ幅を 表している.Virtex-5 を対象とした場合では,LUT (Look Up Table)と Flip-Flopの組の数に 0.25 を掛 け小数点以下を繰り上げした数を Slice 数としている. 従来手法による回路では,論理合成ツールが利用でき るメモリの許容量を超えたため論理合成ができない処 理データ幅があり,その際の結果は得られなかった.

| 表 3 | CRC | 回路0. | )規模 | とスルー | ・フット | (Virtex-4 | .) |
|-----|-----|------|-----|------|------|-----------|----|
|     | 0 D | 1    | c   |      |      | x 7 · ·   |    |

| Table 3 | $\operatorname{Result}$ | of | experimentation | on | Virtex- |
|---------|-------------------------|----|-----------------|----|---------|
|---------|-------------------------|----|-----------------|----|---------|

|      | width      | Slices     | Frequency | Throughput |
|------|------------|------------|-----------|------------|
|      | (bit)      |            | (MHz)     | (Gbps)     |
| 参考回路 | 8          | 82         | 348.92    | 2.791      |
| 提案手法 | 16         | 170        | 290.36    | 4.646      |
|      | 32         | 302        | 271.59    | 8.691      |
|      | 64         | 517        | 258.73    | 16.559     |
|      | 128        | 820        | 249.88    | 31.984     |
|      | 256        | 1,364      | 221.24    | 56.637     |
|      | 512        | 2,318      | 208.16    | 106.578    |
|      | 1,024      | 3,974      | 201.37    | 206.202    |
|      | 2,048      | 6,577      | 189.47    | 388.026    |
|      | 4,096      | 13,164     | 175.25    | 717.840    |
|      | $^{8,192}$ | $24,\!604$ | 161.24    | 1,320.862  |
| 従来手法 | 16         | 179        | 275.63    | 4.410      |
|      | 32         | 348        | 226.55    | 7.250      |
|      | 64         | 933        | 202.14    | 12.937     |
|      | 128        | 2,963      | 175.00    | 22.400     |
|      | 256        | 9,103      | 156.06    | 39.950     |
|      | 512        | 28,357     | 133.92    | 68.567     |

表 4 CRC 回路の規模とスループット (Virtex-5) Table 4 Result of experimentation on Virtex-5.

|      | width      | Slices | Frequency | Throughput |
|------|------------|--------|-----------|------------|
|      | (bit)      |        | (MHz)     | (Gbps)     |
| 参考回路 | 8          | 36     | 403.28    | 3.226      |
| 提案手法 | 16         | 86     | 345.22    | 5.524      |
|      | 32         | 171    | 344.61    | 11.028     |
|      | 64         | 296    | 325.66    | 20.842     |
|      | 128        | 437    | 307.32    | 39.337     |
|      | 256        | 770    | 276.11    | 70.685     |
|      | 512        | 1,267  | 258.71    | 132.457    |
|      | 1,024      | 2,167  | 250.41    | 256.423    |
|      | 2,048      | 3,141  | 232.04    | 475.218    |
|      | 4,096      | 6,730  | 216.80    | 888.021    |
|      | $^{8,192}$ | 12,219 | 202.68    | 1,660.314  |
| 従来手法 | 16         | 71     | 341.11    | 5.458      |
|      | 32         | 181    | 267.18    | 8.550      |
|      | 64         | 460    | 231.14    | 14.793     |
|      | 128        | 1,459  | 209.35    | 26.797     |

提案手法と従来手法による Virtex-II Pro 使用時の CRC 回路の規模を比較したグラフを図 10 に示す. 図 10 中の縦軸は回路規模の Slice 数,横軸は処理デー 夕幅を示しており,提案手法は our circuit,従来手法 は traditional circuit,括弧中に使用デバイスを示し ている.また,図 10 には回路規模のオーダ推定の参 考に適当な係数を持った一次式のグラフ y = 10x と  $y = 0.1x^2 + 10x$  を追加している.図 10 により,従 来手法による回路の規模は  $O(N^2)$  となり,提案手法 の回路規模は O(N) となることが分かる.

使用デバイスすべてにおける回路規模を比較したグ ラフを図 11 に示す. Virtex-5 における Slice 数は 2.0

xst の出力結果には Slice 数は示されないが, LUT と Flip-Flop の組の数が Slice Logic Distribution に示されている. Virtex-5 では 1 つの Slice に LUT と Flip-Flop の組が 4 つ搭載されている<sup>13)</sup>ため, Slice Logic Distribution に示さ れている数に 0.25 を掛け小数点以下を繰り上げした数が Slice 数に相当する.



Fig. 10 Comparison of the resource requirement.



を掛けてプロットしている . いずれのデバイスにお いて比較しても N = 32-bit を超える処理データ幅で 提案手法が従来手法より小さい回路規模となることが 分かる.またデバイスによる回路規模の差は見られず, プロセスの変化により手法の優位性が変化しないこと が分かる.一方, N = 16-bit のときに提案手法の方 が大きい回路規模となる.N = 16-bit では CRC 回 路の大半を占める CRC モジュールがどちらの手法で も同じ構成(CRC モジュール(8) と CRC モジュール (16))となるが,提案手法はデータセレクタやパイプ ラインレジスタを持つため回路規模が大きくなると考 えられる.なお Virtex-4 の場合は提案手法の方が小 さい回路規模となっているが,これは CRC モジュー ル中の回路とその他の回路が同じ Slice に統合された





## ためであると考えられる

次に,提案手法と従来手法による Virtex-II Pro 使 用時の CRC 回路の最大遅延を比較したグラフを図 12 に示す.図 12 中の縦軸に最大遅延(表の Frequency の逆数),横軸は処理データ幅を示している.また,最 大遅延のオーダ推定の参考に適当な係数と底を持った グラフ  $y = 2\log_4(x) \ge y = \log_4(x) + 1.5$ を追加し ている.図 12 により,いずれの手法も回路の最大遅 延は  $O(\log N)$  となることが分かる.

最大遅延となるクリティカルパスは提案手法・従来 手法のどちらも,剰余を保持するレジスタから CRC モジュールを通じ再び剰余を保持するレジスタへ戻 る経路であった.この経路は主に CRC モジュールと CRC 値を切り替えるセレクタの 2 つを通る.1 つ目 の CRC モジュールは 3.2 節で述べた XOR ゲートが ツリー上に構成された回路であるが,その遅延は入力 データ幅 N に対し  $O(\log N)$  となる.2 つ目のセレ クタは,提案手法においては入力数が固定の 2 入力で あり一定の遅延となる.一方,従来手法においては N 入力セレクタとなるが,このセレクタは入力  $N = 2^n$ のとき n 段の 2 入力セレクタで構成されており,その 遅延は入力データ幅 N に対し  $O(\log N)$  となる.以 上より,最大遅延はいずれの手法も入力データ幅 N に対し  $O(\log N)$  であると考えられる.

提案手法と従来手法はセレクタの構成が異なるため,入力データ幅Nが大きくなるに従ってセレクタの遅延分だけ提案手法が優位であると考えられる.これは図 12 で提案手法に添えた $y = \log_4(x) + 1.5$ 

Virtex-5 では Virtex-II Pro や Virtex-4 と比べ 1 つの Slice に含まれる LUT と Flip-Flop の数が 2 倍であり, Virtex-5 の Slice 数を 2 倍した数が他のデバイスの Slice 数に相当す る<sup>11)~13)</sup>.

CRC モジュールをその他の回路と統合しない設定を行い検証 したところ,提案手法は 213 Slice,従来手法は 156 Slice と Virtex-4 でも提案手法の方が大きい回路規模となることを確認 した.なお,N = 32-bit 以上の処理データ幅においては提案 手法の方が小さい回路規模となることも確認している.



Fig. 13 Comparison of the throughput.





のグラフに対し,従来手法に添えたグラフが $y = \log_4(x) + \log_4(x) = 2\log_4(x)$ であることからも,オーダは同じであるが提案手法の方が最大遅延で優位であると分かる.

このとき,回路のスループットは処理データ幅と最大 遅延の逆数の積であり,いずれの手法も $O(N/\log N)$ となる.図 13に提案手法と従来手法による Virtex-II Pro 使用時の CRC 回路のスループットを比較したグ ラフを示す.図 13 より,いずれの手法もスループッ トは  $O(N/\log N)$ となることが分かる.

次に,提案手法と従来手法のスループットを比較し たグラフ図 14 に示す.スループットはいずれのデバ イスにおいても O(N/log N) となり,処理データ幅 の拡張が有効であることが分かる.また,N = 32-bit を超える処理データ幅においては,提案手法が従来手 法よりも総じてスループットが高くなっている.これ は,従来手法ではN入力セレクタを使用しているが 提案手法では2入力セレクタのみを使用しているため に最大遅延が小さくなったと考えられる.

以上の実験結果により、従来手法では $O(N^2)$ であっ



図 15 10 Gigabit Ethernet 試験ボード Fig. 15 10 Gigabit Ethernet experimental board.

た回路規模を提案手法により O(N) へ改善できること, テクノロジの変化により手法の優位性は変化しないこと, スループットを従来手法と同様に向上させることができることを確認できた.

また提案手法による回路は Virtex-II Pro デバイ スにおいて,処理データ幅 1,024-bit のとき回路規 模 4,057 Slices (9.2%) で 188 Gbps のスループット, 処理データ幅 8,192-bit のとき回路規模 24,627 Slices (55.8%) で 1.18 Tbps のスループットを達成するこ とが分かり,次世代の超高速ネットワークへ対応可能 であることを確認できた.

市販 IP として Calyptech 社の 40 Gbps のスルー プットを持つ CRC 回路<sup>14)</sup> があげられるが,これは処 理データ幅が 256-bit で Virtex-II Pro デバイス使用 時に 5,859 Slices の回路規模となっている.一方,提 案手法による同等のスループットを持つ 256-bit 処理 の回路は 1,379 Slices と 1/4 以下の規模で実装可能で あり,市販の IP コアを比較しても回路規模が小さく, 高い実用性を持つことが確認できた.

**4.2** 実機による動作試験

提案手法による任意データ長に対応した CRC 回路 を使用した,イーサネットフレームの FCS を検査す る回路を FPGA デバイスへ実装し実際のネットワー ク環境における動作確認を行った.

使用 FPGA は Xilinx Virtex-II Pro xc2vp-7 スピー ドグレード 6 であり, データ処理幅 64-bit, 動作周波 数 156.25 MHz, スループットは 10 Gbps となってい る.実装は平成 16 年度経済産業省地域新生コンソーシ アム研究開発事業「パターンマッチング回路の超高速 化とフィルタリング装置への応用」において開発され た 10 Gigabit Ethernet 試験ボード上へ行った.図 15 に本ボードの写真を示す.また,試験環境を図 16 に示 す.10 Gigabit Ethernet 試験ボード上には FPGA と 10 GBASE-SR 光モジュールが搭載されており, XAUI



Fig. 16 Circuit composition of the experimental system.

(10 Gigabit Attachment Unit Interface) 経由でネットワーク環境へ接続することができる.FCS を検査する回路は図16 に示すように,XAUI 用インタフェース,フレームデータ抽出回路,FCS 検査回路より構成されており,誤りが発見されたフレーム数の信号がLED に接続されている.

このようにして構成した装置に Intel PRO/10GbE SR Server Adapter を搭載した LinuxOS 搭載コン ピュータや同様のハードウェア構成の 10 Gigabit Ethernet 試験ボードを接続し, CRC 回路の動作試験を 行った.LinuxOS 搭載コンピュータを用いた試験では 様々な長さの ICMP パケットを生成して装置へ入力す ることにより,任意長のフレーム入力における CRC 回路の動作を検証した.また,同型のボードを使用し た試験ではワイヤスピードのフレーム入力における 動作を検証した.検証においては装置の LED 出力や Xilinx 社 ChipScope ツールによる FPGA 内部の信 号観察機能を用いた.

動作試験により,提案手法による CRC 回路は任意 のデータ長に対応可能であり,また,連続して入力さ れたデータを正しくパイプライン処理できることを確 認できた.

5. おわりに

本論文では,高速かつ軽量で任意データ長に対応 する CRC 回路の構成手法を提案した.従来手法では CRC 回路の処理データ幅 N-bit に対し  $O(N^2)$  であっ た回路規模を,提案手法により O(N) へ改善するこ とができる.

提案手法と従来手法における CRC 回路を自動的に

生成するソフトウェアを開発し,提案手法と従来手法 による CRC 回路の規模とスループットを比較検証し た.その結果,提案手法により回路規模を O(N) へ抑 えることが可能であること,実装デバイスのプロセス によって手法の優位性が変化しないこと,処理データ 幅の拡張にともなってスループットを向上可能である ことを確認できた.特に,数 Gbps 以上のスループッ トに対応する処理データ幅が 32-bit 以上の CRC 回路 においては,提案手法によって回路規模を大幅に削減 でき,高いスループットを得ることができることを示 した.また,現行のデバイスを利用しても1 Tbps 超 のスループットを持つ CRC 回路を実装可能であるこ とが分かり,次世代の超高速ネットワークへ対応が可 能であることを示した.

さらに,市販されている 40 Gbps のスループット を持つ IP と比較し提案手法による回路の優位性を示 したほか,実際の FPGA ボード上へ提案手法による CRC 回路を実装して 10 Gbps 時の動作を検証するこ とにより,提案手法の実用性を確認した.

謝辞 本研究の一部は,平成16,17年度地域新生 コンソーシアム研究開発事業「パターンマッチング回 路の超高速化とフィルタリング装置への応用」による ものである.

## 参考文献

- Xilinx Inc.: xapp209, IEEE 802.3 Cyclic Redundancy Check.
- 2) Henriksson, T., Eriksson, H., Nordqvist, U., Larsson-Edefors, P. and Liu, D.: VLSI IMPLE-MENTATION OF CRC-32 FOR 10 GIGA-BIT ETHERNET, *ICECS 2001*, pp.1215–1218 (2001).
- Henriksson, T. and Liu, D.: Implementation of Fast CRC Calculation, ASP-DAC 2003, pp.563–564 (2003).
- Xilinx Inc.: xapp562, Configurable LocalLink CRC Reference Design.
- Ji, H.M. and Killian, E.: Fast Parallel CRC Algorithm and Implementation on a Configurable Processor, *ICC 2002*, pp.1813–1817 (2002).
- 6) 泉谷建司: Ethernet, ソフト・リサーチ・セン ター (1997).
- 7) Kounavis, M.E. and Berry, F.L.: A Systematic Approach to Building High Performance Software-Based CRC Generators, *ISCC'05*, pp.855–862 (2005).
- NoBug Inc.: CRC Tool Computing CRC in Parallel for Ethernet (2004).
- 9) Sprachmann, M.: Automatic generation of

parallel CRC circuits, *Design & Test of Computers*, *IEEE*, Vol.18, No.3, pp.108–114 (2001).

- 10) Nair, R., Ryan, G. and Farzaneh, F.: A Symbol Based Algorithm for Hardware Implementation of Cyclic Redundancy Check (CRC), *VIUF 1997*, pp.82–87 (1997).
- Xilinx Inc.: DS083, Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Complete Data Sheet.
- 12) Xilinx Inc.: UG070, Virtex-4 User Guide.
- 13) Xilinx Inc.: UG190, Virtex-5 User Guide.
- 14) Calyptech: Xilinx Alliance CORE: CRC-32 For 40 Gbps OC-768 Systems (CORE-CRC-256).

(平成 18 年 10 月 27 日受付)(平成 19 年 4 月 6 日採録)



片下 敏宏

2006年筑波大学大学院システム情報工学研究科卒業.博士(工学).現在,産業技術総合研究所情報技術研究部門特別研究員.主としてFPGA, 回路設計,ネットワークセキュリティ

に関する研究に従事.電子情報通信学会会員.



## 坂巻佳壽美

1974年3月日本大学理工学部電 気工学科卒業,1974年4月から東 京都立工業技術センター(現:地方 独立行政法人東京都立産業技術研究 センター)にて,中小企業への組み

込みシステム技術に関する技術指導に従事し現在に至 る.日本信頼性学会,電子情報通信学会各会員.



#### 名古屋 貢

2007年新潟大学大学院現代社会 文化研究科社会文化論専攻卒業.文 学修士.現在,デュアキシズ株式会 社代表取締役社長.





## 寺島 康典 1991 年株式

1991 年株式会社ビッツ入社,営業 本部商品企画部を経て現在商品事業 部商品企画部次長.主に通信機器関 連の商品化に従事.

戸田 賢二(正会員)

1982年慶應義塾大学大学院工学研 究科修士課程修了.同年電子技術総 合研究所入所.以来,並列コンピュー タのアーキテクチャの研究に従事し, 記号処理用データ駆動計算機や実時

間処理用並列計算機の開発を行った.近年は,組み込 み応用をターゲットとし,開発環境の整備とともに, 実時間処理用ハードウェアやネットワークの実用化研 究を推進中.