# GPGPUによる Ferns Descriptor の学習の高速化

北川 正理<sup>1,a)</sup> 清水 郁子<sup>1,b)</sup>

概要: 画像の特徴抽出手法のひとつである Ferns Descriptor は,インプリメントが容易でありマッチング が高速な手法であるが,前処理として行う学習に非常に計算時間がかかることが知られている.そこで, 本研究では,Ferns Descriptor の学習時間を GPGPU を利用して高速化する.このとき,メモリアクセス やデータ転送が遅いことが問題になる.そこで,使用メモリを削減し,並列化を効率よく行うために,キー ポイント数,Ferns数,クラスが含むパッチ数の3通りで並列化を行い,学習で扱うデータによって GPU 内の処理をモジュール化し,特徴量を圧縮してメモリの効率化を図る.

キーワード:特徴抽出, Ferns Descriptor, GPGPU, CUDA

## **GPGPU** Accelerated Ferns Descriptor

Kitagawa Masamichi<sup>1,a)</sup> Shimizu Ikuko<sup>1,b)</sup>

**Abstract:** Ferns descriptor is one of the feature extraction methods. It is easy to implement and its matching is very fast. However, the computational time for its learning is very high. In this paper, a method for fast learning of Ferns descriptor by GPGPU is proposed. Data transfer between GPU and CPU and memory access is very slow. To reduce the memory usage, three parallelization are tested by number of keypoints, by number of Ferns, and by number of patches. To reduce the data transfer between GPU and CPU by introducing the one dimensional indices for the image coordinate and controlling the device memory in GPU by dividing learning step of the Ferns descriptor into small steps.

 ${\it Keywords:}\ {\rm Feature\ extraction}$  ,  ${\rm Ferns\ Descriptor}$  ,  ${\rm GPGPU}$  ,  ${\rm CUDA}$ 

### 1. はじめに

コンピュータビジョンの分野において,画像からの特徴 抽出は最も重要なタスクの一つであり,様々なアプリケー ションがある.そのため,多くの手法が提案されており, Scale Invariant Feature Transform (SIFT)[4] や Speeded Up Robust Features (SURF)[1] などがよく使われている.

近年提案された Ferns Descriptor[3], [5], [6] も有力な手 法の一つとして知られている. Ferns Descriptor は,特徴 点周辺のパッチの見た目を統計的に学習し,マッチング を行う. 非階層的な手法であり,インプリメントが容易で マッチングが高速であるという利点がある.しかし,学習 に比較的多くの時間がかかるという欠点がある.

一方, graphics processing unit(GPU) をレンダリングだ
けではなく汎用計算に用いるためのライブラリが整備され,
General Purpose Graphical Processing Unit (GPGPU) が
一般的になってきた.画像からの特徴抽出でもGPGPUを
用いた高速化が行われるようになり,例えばGPU SIFT[8],
GPU SURF [2], CUDA SURF [7] などが提案されている.

本稿では, Ferns Descriptorの学習ステップを GPGPU を用いて高速化する手法について述べる.Ferns Descriptor の学習ステップは,多数の互いに依存しない独立な処理に より構成されているため,GPGPUによる並列計算で高速 化が見込める.GPUを用いた計算では,GPUのメモリ量 は CPU のメモリ量に比べて小さいこと,GPU と CPU 間 のデータ転送スピードは非常に遅いことが実装上問題にな

 <sup>&</sup>lt;sup>1</sup> 東京農工大学大学院 Tokyo Univ. of Agri. and Tech., Koganei, Tokyo 184–8588, Japan

<sup>&</sup>lt;sup>a)</sup> masamichi.stabil.bass.linie@gmail.com

<sup>&</sup>lt;sup>b)</sup> ikuko@cc.tuat.ac.jp



図 1 Ferns Descriptor の学習ステップ. Fig. 1 Learning step of the Ferns descriptor.

る.そこで本手法では,画像座標を1次元のインデックス で表すことにより GPU と CPU 間でのデータ転送量を削 減し,学習ステップの処理をモジュール化し,メモリ管理 を適切に行う.これにより,GPU でのメモリ使用量が削 減され,データ転送時間が減少するため,全体の処理時間 を削減する.

## 2. Ferns Descriptor の学習ステップ

本節では, Ferns Descriptor[3], [5], [6] の学習ステップに ついて説明する.あらかじめ学習する画像(参照される画 像)のことを「モデル画像」と呼ぶことにする.

モデル画像の学習 (図 1) のために,まずヘッセ行列に基 づきコーナー検出を行うことにより画像中の特徴点 (key points)を求める.次に,特徴点の周辺の小領域 (パッチ) を抽出し,各パッチに対して様々なアフィン変換を施す. 様々なアフィン変換を施して得られる画像は,仮想的に生 成した特徴点周辺の見た目に相当しており,クラスと呼ば れる.特徴点数をNとし,T種類のアフィン変換を施す とする.つまり,一つのクラスにはT個の変換されたパッ チ画像が含まれ,全体では, $N \times T$ 個のパッチが生成され る. このとき,T種類のアフィン変換は,N個の特徴点 全てに対して共通のものを用いる.一般に,Nは約 100~ 500,Tは約 10~300 程度が用いられる.

次に,各クラスの各パッチに対し,M個の異なる2つ の画素の組に対し,画素値を比較する.ただし,2画素の 組の位置は全てのクラスに対して共通であるが,その場所 は任意である.もし点A(図 1 の赤の点)の画素値が点B(図1の水色の点)の画素値より小さければ0,そうでなけ れば1とし,M個のビット列が生成される.この $M \times S$ 回の比較は,Ferns Descriptor の重要な処理である.Mは Ferns 数と呼び,SをFernの深さと呼ぶ.

このようにして得られた M桁のビット列を Sビットの数値として表す.このようにして, $N \times M \times T$  個 1bitS桁

のビット列が,  $NtimesT \times M$  個の Sbitの数値に変換される. 一般に, M は  $10 \sim 300$  程度であり, S は 64 またはそれ以下が選ばれる.

## Ferns Descriptor の学習ステップの GPGPUによる高速化

本節では, GPGPU による Ferns Descriptor の学習ス テップの高速化について説明する.本手法では, GPGPU のプログラミングには CUDA を用いて実装した.CUDA ではスレッド数は使用するデバイスにより, 512か1024と 定められている.

本手法では,図1の緑色の四角で示した部分を並列化する.具体的には,ビット列の生成,ビット列の数値化,数値の記録である.これらのステップでは,N,T,M,およびSは独立のループであるが,CUDAのスレッド数が限られているため全てを同時に並列化することはできない.なるべく多くのスレッドが生成されるように並列化するためにパラメタを選ぶが,これらの4つのパラメタの中で,Sは他の3つよりも小さいので,N,T,Mの3通りの並列化を行う.特徴点数Nによる並列化は図2,クラス内パッチ数Tによる並列化は図3,Ferns数Mによる並列化は図4に示す.

ここで, CUDA にはスレッドのほかに関数をコピーして ループのインデックスをあらかじめ演算しておけるように ブロックという処理系が存在し,こちらは上限が 65565 で あることに着目する.ブロックでは,2次元でのインデッ クス指定が可能であるので N,T,M のどれかで並列化を行 なった場合には残りの2つのパラメータでブロックを生成 できる.これにより関数のループ処理を軽減することがで きるので,本研究のプログラムではループ処理は深さS に 対してのみ行なっている.

GPGPU 導入の際の最も大きな問題は, CPU と GPU の 間はバスで接続されており, データ転送速度が非常に遅い ことである.特に CPU から GPU への転送は, GPU から CPU の転送に比較して更に遅い.さらに, GPU のメモリ サイズは一般に CPU のメモリサイズに比較して小さいこ とも注意しなければならない.そのため, 高速化には適切 なメモリ制御が不可欠である.

そこで,本手法では,ビット列を生成する段階で必要な 画素値比較用の座標を GPU で生成することにより CPU から GPU へのデータ転送を削減する.このとき,クラス 内パッチのデータを全て1次元に並べることで通常は2次 元のインデックスを持って行われる座標の指定を1次元の インデックスで行えるようにする.そしてこれら座標の数 値を GPU 側で計算してホストと共有する.画素値比較用 の点座標はマッチングの段階でも利用されるため,CPU 側と共有する必要があるが,GPU 側への転送の遅さから, GPU 上で点座標を生成し,CPU 側へ転送するもしくは CPU で全く同じ点座標を生成する方が転送時間の削減に つながる.

さらに,GPUのメモリ領域を有効に利用するために処 理をモジュール化する.ビット生成ステップ,数値変換ス テップ,数値分布記録ステップに処理を分割し,これらの処 理のあいだにメモリ領域の開放と確保を適切に行う.ビッ ト列を生成するステップではすべてのクラス内パッチ画像, 画素値比較用の点座標データ,ビット列を保持するため のデータ領域が必要になるが,ビット列を数値に変換する ステップではパッチ画像と比較用の点座標データは必要な くなるので領域を開放する.その上で変換したあとの数値 を記録するステップでは,データ領域を確保する.同様に 数値の分布を記録する段階ではビット列データは必要なく なるので開放し,数値分布記録用のデータ領域を確保す る.このようにメモリ管理を行うことでメモリ領域を有効 に利用することができる.

#### 4. 実験

本節では,提案手法の有効性を示すための実験結果を示 す.実験では,2種類の CPU と4種類の GPU を用い,そ れぞれのプロセッサを用いた場合の計算速度を比較した. また,3種類の並列化(特徴点数による並列化,クラス内 パッチ数による並列化,Ferns 数による並列化)の比較を 行った.さらに,画素値比較用座標を1次元のインデック スで表現し,かつ GPU 側での点座標生成を行った提案手 法と,これを適用しない手法の計算時間の比較を行った. 実験条件を下記に示す.

- CPU: Intel Core i<br/>5 2400, Athlon II  $\times 2$  260,
- GPU: Geforce 210, Geforce GTS 450, Geforce GTX 295, Quadro 600,
- CPU のメモリ量: 4GB DDR3,
- OS: Windows7 professional 32bit,
- CUDA のバージョン: CUDA SDK 2.3 32bit,



図 2 特徴点数による並列化.





図 3 クラス内パッチ数による並列化.

Fig. 3 Parallelization by the number of patches in a class.



図 4 Ferns 数による並列化. Fig. 4 Parallelization by the number of Ferns.

表 1 GPGPU を用いた提案手法による計算時間の内訳と CPU による計算時間の比較.

 Table 1 Details of the computational time by our implementation using GPGPU comparing with the implementation using CPU.

| クラス内パッチ数                          | 50    | 100    | 150    | 200    | 250    |
|-----------------------------------|-------|--------|--------|--------|--------|
| 総計算時間 (Geforce GTS 450) [ms]      | 188.4 | 264.9  | 334.0  | 405.4  | 483.3  |
| GPU での処理時間 (Geforce GTS 450) [ms] | 0.047 | 0.055  | 0.044  | 0.047  | 0.051  |
| 総計算時間に対する GPU での処理時間の割合 [%]       | 0.029 | 0.021  | 0.013  | 0.012  | 0.011  |
| 総計算時間 (Geforce 210) [ms]          | 851.9 | 1252.8 | 1688.4 | 2091.5 | 2508.3 |
| GPU での処理時間 (Geforce 210) [ms]     | 0.087 | 0.081  | 0.076  | 0.097  | 0.131  |
| 総計算時間に対する GPU での処理時間の割合 [%]       | 0.010 | 0.006  | 0.005  | 0.005  | 0.005  |
| CPU での処理時間 (Core i5 2400) [ms]    | 503.5 | 1054.7 | 1625.0 | 2217.9 | 2775.7 |

• コンパイラ: Visual studio 2008 32bit.

実験結果は図5,図6,図7およびに示す.

図 5,図 6,図 7 に示した実験では, $T \in T = 60,90,120,150,180$ の5種類に変化させ,N,M,SはそれぞれN = 100,M = 50,S = 64に固定した.表1に示した実験では, $T \in T = 50,100,150,200,250$ の5種類に変化させ,N,M,SはN = 100,M = 50,S = 64に固定した.

図 5 は, 2 つの CPU および 4 つの GPU による計算時 間を比較した結果である.GPU により並列演算を行うこ とで,高速に Ferns Descriptor の学習が行うことができた ことがわかる.特に Geforce GTS 450 と Quadro 600 は Core i5 よりも安価であるにもかかわらずパフォーマンス が上回っている.

図6には、3種類の異なる並列化(特徴点数による並列 化,クラス内パッチ数による並列化,Ferns数による並列 化)の結果を示している.これらの実験は、Geforce GTS 450により実行した.クラス内パッチ数Tを増加させる につれ、クラス内パッチ数による並列化が有効である.ま た、特徴点数やFerns数を増加させて実験すると、特徴点 数やFerns数による並列化が有効になることを確認してい る.これらの結果から、できるだけ多いパラメタでスレッ ドを生成した場合に最も効率よく演算が行えていることが わかった.

図7は,画素値比較用座標を1次元インデックスで表現 し,かつ画素値比較用の点座標生成をGPU側で行った提 案手法による結果("advanced")とこれを行わなかった場 合の結果("dataimport")を比較している.本手法により 高速化が行われていることが確認できた.

表1は,提案手法にかかったデータ転送時間と実際に GPUにおいて計算を行った時間を示している.トータル の計算時間のうち,99%以上の時間がデータ転送に費やさ れていることが確認された.計算時間の削減には,GPU 側でクラスの生成を行うためのさらなる工夫が必要になる と思われる.具体的には,特徴量抽出の演算並列化するだ けでなく,クラスの生成も並列化し,大量のクラス内パッ チ画像の代わりにモデル画像を転送することでデータの転送量を減らすことが考えられる.

#### 5. 結論

本論文では、Ferns Descriptorの学習ステップにGPGPU を導入することにより高速化を行った.GPGPUにより 並列計算を行うことによって、Ferns Descriptorの学習ス テップの計算時間は、CPUで実行する場合の計算時間に 比べ、大幅に削減された.

本手法では,特徴点数による並列化,クラス内パッチ数 による並列化,Ferns数による並列化の3種類の異なる並 列化を実装した.CPUとGPUの間のデータ転送時間が非 常に大きいことを考慮し,画素値比較用の画像座標を1次 元のインデックスにより表現することで,データ転送量を 削減した.また,処理を細かいモジュールに分割し,各ス テップで必要なデータ領域のみを確保し,適切にメモリの 開放を行うことによって高速化を行った.

実験結果により,本実装による GPGPU を用いた並列計 算が CPU に比べて非常に高速であることが確認された. 特に,Geforce GTS 450,Quadro 600 では,低価格である にも関わらずハイスペックな CPU である Core i5 を上回 る性能を示した.しかしながら,計算時間の内訳を精査し たところ,ほとんどの時間がデータ転送にかかっているこ とが分かった.メモリ制御により更なる高速化を行うこと が今後の課題である.



図 5 2 つ CPU および 4 つの GPU による計算時間の比較.

Fig. 5 Comparison of computational time by two CPUs and four GPUs.



#### 図 6 3 つの並列化(特徴点数による並列化, Ferns 数による並列化, クラス内パッチ数による並列化)の計算時間の比較.

Fig. 6 Comparison of computational time of three different parallelizations: by the number of keypoints, by the number of patches in a class.







#### 参考文献

- H. Bay, A. Ess, T. Tuytelaars, and L. V. Gool. SURF: Speeded up robust features. *Computer Vision and Im*age Understanding, 110(3):346–359, 2008.
- [2] N. Cornelis, L. V. Gool, and K. Leuven. Fast scale invariant feature detection and matching on programmable graphics hardware. In *Computer Vision and Pattern Recognition Workshop*, pages 1–8, 2008.
- [3] V. Lepetit and P. Fua. Keypoint recognition using randomized trees. *IEEE Transactions on Pattern Analysis* and Machine Intelligence, 28(9):1465–1479, 2006.
- [4] D. G. Lowe. Distinctive image features from scaleinvariant keypoints. *International Journal of Computer Vision*, 60(2):91–110, 2004.
- [5] P. F. M. Calonder, V. Lepetit. Keypoint signatures for fast learning and recognition. In *Proc. of European Conference on Computer Vision*, pages 58–71, 2008.
- [6] M. Ozuysal, M. Calonder, V. Lepetit, and P. Fua. Fast keypoint recognition using random ferns. *IEEE Trans*actions on Pattern Analysis and Machine Intelligence, 32(3):448–461, 2010.
- [7] A. Schulz, F. Jung, S. Hartte, D. Trick, C. Wojek, K. Schindler, J. Ackermann, and M. Goesele. Cuda surf - a real-time implementation for surf. http://www.d2. mpi-inf.mpg.de/surf?q=surf, 2010.
- [8] C. Wu. SiftGPU: A GPU implementation of scale invariant feature transform (SIFT). http://cs.unc.edu/ ~ccwu/siftgpu, 2007.
- [9] Jason Sanders, Edward Landrot:
   "CUDA by Example 汎用 GPU プログラミング入門",
   インプレスジャパン (2011-2-11)
- [10] 岡田賢治、小山田耕二:
   "CUDA 高速 GPU プログラミング入門",
   秀和システム (2010-3-25)