奥山倫 $<math>\mathrm{A}^{\dagger 1}$  伊野文 $\mathrm{e}^{\dagger 1}$ 萩原兼 $-^{\dagger 1}$ 

本稿では,GPU(Graphics Processing Unit)を用いて全点対最短経路問題を高速 に解くために,反復型ブロック化フロイド・ワーシャル法の高速化手法を提案する.提案 手法は2種類あり,いずれもオフチップメモリの参照量を削減することで高速化を図る. 1つ目の手法は,共有メモリの代わりにレジスタを優先的に用い,命令数を削減する.も う1つの手法は,オフチップメモリの参照量がブロックの大きさに反比例することに着 目し,より大きなブロックを用いる.既存の再帰型ブロック化手法と比較した結果,頂 点数が256~1,024個の場合,両手法ともに4%以上高速であった.頂点数が多い場合, 性能は1~10%ほど下回った.GPUのピーク演算性能に対して70%の効率を達成した.

## Fast Blocked Floyd-Warshall Algorithm on the GPU

Tomohiro Okuyama,<sup>†1</sup> Fumihiko Ino<sup>†1</sup> and Kenichi Hagihara<sup>†1</sup>

This paper proposes an acceleration method for the iterative blocked Floyd-Warshall (BFW) algorithm, aiming at solving the all-pairs shortest path problem rapidly on the graphics processing unit (GPU). The proposed method contains two variations, both designed to reduce data access to off-chip memory. The first one also reduces the number of instructions by using registers rather than shared memory. The remaining one increases the block size because it is inversely proportional to the amount of off-chip memory access. For graphs with 256–1,024 vertices, both variations demonstrate 4% faster performance than a previous method that employs a recursive BFW algorithm. For larger graphs, on the other hand, our iterative method is 1–10% slower than the recursive method. The proposed method achieves approximately 70% of peak computational performance.

†1 大阪大学大学院情報科学研究科コンピュータサイエンス専攻

Department of Computer Science, Graduate School of Information Science and Technology, Osaka University

1. はじめに

全点対最短経路(APSP: All-Pairs Shortest Path)問題とは,有向グラフG上のすべての頂点間について最短経路を求める問題である.APSP問題の解は,各最短経路の経由 頂点列を表す行列Pおよび各々の長さを表す距離行列Dからなる.この問題は,バイオインフォマティクスなどの様々な分野で応用されている.特に,Dを高速に得ることが求められている.

APSP 問題を解くアルゴリズムの 1 つとして,フロイド・ワーシャル(FW: Floyd Warshall)法<sup>1),2)</sup> がある.頂点数 n のグラフ G に対し,FW 法は G を n 次正方行列(隣 接行列)で表す.行列の要素ごとに 2n 回の算術演算および 4n 回のメモリ参照が必要であ リ,メモリ参照が性能ボトルネックとなる.そこで,GPU(Graphics Processing Unit)な どのアクセラレータを用いた高速化が研究されている.

Katz ら<sup>3)</sup>は,隣接行列をタイル状に分割し,タイルごとの処理を進める反復型ブロック化 FW(BFW: Blocked FW)法をGPU上に実装している.彼らの実装は計算環境 CUDA (Compute Unified Device Architecture)<sup>4)</sup>に基づき,行列 *P* および *D* を計算する.分割 により参照の局所性が向上するため,小容量だが高速なオンチップメモリを用いてチップ外 への低速な参照を削減できる.

反復型に対し,Buluç ら<sup>5)</sup> は隣接行列を再帰的に分割する再帰型 BFW 法を提案している.彼らは BFW 法が行列積と同様の参照パターンを持つことに着目し,Volkov ら<sup>6)</sup> の行列積ルーチンを呼び出し高速化を図っている.距離行列 D のみを計算する彼らの手法は,Katz らの反復型よりも 5 倍ほど高速であり,ピーク演算性能の 66%を引き出している.

このように,再帰型において効率の高い実装はある.しかし,反復型の効率を高めるための工夫は定かでない.また,GPU プログラム(カーネル)の呼び出し回数は,再帰型よりも反復型の方が少ない.したがって,GPU 全体の同期回数も少なく,同期オーバヘッドの点では有利である.

そこで,本研究では反復型 BFW 法の高速化を目的として,CUDA 互換の GPU 上で動 作する2種類の高速化手法を提案する.いずれの手法も距離行列 D を高速に計算する.そ のために,レジスタや共有メモリなどのオンチップメモリを活用し,チップ外への参照を削 減する.行列積応用手法は,Buluç 6<sup>5)</sup>と同様に行列積ルーチン<sup>6)</sup>を呼び出して高速化を 図る.この手法は,レジスタを優先的に用い,命令数の削減により効率の向上を図る.もう 一方の2段階ブロック化手法は,2段階のブロック分割を用い,共有メモリ使用量を削減す

る.削減によりタイルの大きさ *t* を向上させることができ,*t* に反比例するチップ外への参照を削減できる.

## 2. 関連研究

我々の知る限り, Harish ら<sup>7)</sup> は CUDA 互換の GPU 上に最初に FW 法を実装した.この実装は, GeForce 8800 GTX を用い, n = 2,048の APSP 問題を約 70 秒で解く.しかし,オフチップメモリの参照量が多く,メモリ帯域幅が性能ボトルネックである.

Katz ら<sup>3)</sup> は, Venkataraman ら<sup>8)</sup>の CPU 向け手法を基に, GPU 上に反復型 BFW 法 を実装している.彼らは GPU の共有メモリを手動キャッシュとして用い,高速化を果たし ている.n = 4,096のグラフに対し, 13.7 秒で行列 P および D を計算している.

Buluç ら<sup>5)</sup>の再帰型 BFW 法では,高速な行列積ルーチン<sup>6)</sup>を応用して高速化を図って いる.特に,再帰の浅い段階においてカーネル呼び出し1回あたりの計算量が多く,行列積 ルーチンが高い効率を発揮する.n = 4,096のグラフに対し,GeForce 8800 Ultra を用い て 1.01 秒で距離行列 D を計算していて,実効性能は 126.7 Gflop/s に達する.

行列積ルーチンを開発した Volkov ら<sup>6)</sup> は,共有メモリをオペランドに指定した積和算が 命令実行スループットを低下させることを指摘している.現在の命令セットでは,共有メモ リの指定がたかだか1つのオペランドに限られているため,共有データどうしを操作する ときに低下が顕著である.

GPU 以外のアクセラレータを用いる既存研究としては, Cell Broadband Engine による高速化手法<sup>9)</sup> がある.この手法はn = 7,360までのグラフを50.6 Gflop/s で処理できる. FPGA (Field Programmable Gate Array)を用いる手法<sup>10)</sup> はn = 16,384のグラフを約15分(9.6 Gflop/s)で処理する.

最後に, Han ら<sup>11)</sup> は反復型 BFW 法を CPU 向けに自動最適化している.彼らの手法は 2 段階のブロック化を採用し,キャッシュのレベルごとに適切なタイルサイズを選択する. 本研究の2段階ブロック化手法は,この手法を基に共有メモリ使用量を削減する.

3. ブロック化フロイド・ワーシャル法

反復型 BFW 法<sup>8)</sup> は隣接行列  $M \in t \times t$ のタイルに分割し,各タイルの更新を反復する. 行列要素 M[u, v] はグラフ G 上の頂点 u および v 間の辺の重みを表す.u から v への辺が 存在しない場合, $M[u, v] = \infty$ とする.FW 法を実行後,M は距離行列 D と等しく,要 素 M[u, v] は u から v への最短経路長を表す.

| 1:1  | IterativeBFW $(M, n, t)$                                 |
|------|----------------------------------------------------------|
| 2:   | for $K := 1$ to $n/t$                                    |
| 3:   | $FWI(T_{K,K}, T_{K,K}, T_{K,K}, t) // 軸タイル$              |
| 4:   | for $I := 1$ to $n/t, I != K$                            |
| 5:   | $\mathrm{FWI}(T_{I,K},T_{I,K},T_{K,K},t)$ // 軸列タイル       |
| 6:   | for $J := 1$ to $n/t$ , $J != K$                         |
| 7:   | $\operatorname{FWI}(T_{K,J},T_{K,K},T_{K,J},t)$ // 軸行タイル |
| 8:   | for $I := 1$ to $n/t, I != K$                            |
| 9:   | for $J := 1$ to $n/t, J != K$                            |
| 10:  | $\mathrm{FWI}(T_{I,J},T_{I,K},T_{K,J},t)$ // 非軸タイル       |
| 11:1 | FWI(A, B, C, t)                                          |
| 12:  | for $k := 1$ to $t$                                      |
| 13:  | for $i := 1$ to $t$                                      |
| 14:  | for $j := 1$ to $t$                                      |
| 15:  | $A[i,j] := \min(A[i,j], \ B[i,k] + C[k,j])$              |
|      |                                                          |

図 1 反復型 BFW 法のアルゴリズム Fig. 1 Blocked iterative FW algorithm.

図1 に反復型 BFW 法のアルゴリズムを,図2 にタイルの更新順序を示す.ここで,M中の各タイルを $T_{I,J}$ で表し,左上のタイルを $T_{1,1}$ とする.図2 の黒色のタイル $T_{K,K}$ を軸タイルと呼ぶ.灰色で示した第Kタイル行および列を,それぞれ軸タイル行および軸タイル列と呼び,これらのタイルはそれぞれ軸行タイルおよび軸列タイルと呼ぶ.上記以外の白色のタイルは非軸タイルと呼ぶ.

まず, 左上のタイル  $T_{1,1}$  を軸タイルとし, このタイルを更新する.次に, 軸タイル行お よび列を更新し, 最後にすべての非軸タイルを更新する.これを軸タイル  $T_{K,K}$  を左上から 右下まで変えながら反復する.

各タイルは図1の手続き FWIを用いて更新される.引数 A が更新対象のタイルであり, B および C は更新中に参照するタイルである.軸タイル,軸行および列タイルの更新では, これらの一部は重複し,実際に参照するタイル数はそれぞれ1つおよび2つである.軸タイ ルの更新時はすべての引数が軸タイルを指し,軸タイルに通常の FW 法を適用することに 等しい.軸行および列タイルでは,B または C の一方が A と同一であり,もう一方は軸タ



黒,灰および白色のタイルはそれぞれ軸タイル,軸行・軸列タイルおよび非軸タイルを表す

Fig. 2 Tile updating process of the blocked iterative FW algorithm (n/t = 4). A black tile represents a pivot tile. Gray tiles are pivot row and pivot column tiles while white tiles are non-pivot tiles.

イルである.また,非軸タイルの更新時は, *B* および*C* はそれぞれ軸列および行タイルで ある.第*I* タイル行中のすべての非軸タイルは,同じ行中の軸列タイル*T<sub>I,K</sub>* を共通に参照 する.タイル列方向についても同様である.これらのタイル間の参照の依存関係により,軸 タイル,軸行および列タイル,非軸タイルの順に更新する.一方,軸行および列タイル間, 非軸タイル間には依存関係がなく,これらに含まれる複数のタイルを同時に更新できる.

FWI の 1 回の呼び出しあたり, B および C の要素はそれぞれ t 回参照され, A の各要素は t 回更新される.そのため, FWI あたり  $O(t^3)$ , BFW 法全体では  $O(n^3)$  個の要素に対するメモリアクセスが生じる.一方,高速なオンチップメモリにタイル A, B および C を格納する場合,オフチップメモリへのアクセス要素数は約 1/t になり,BFW 法のアクセスデータ量は  $N_b = d(4n^3/t - 2n^2)$  である.ここで d は行列要素のデータ量である.また,文献 9) によると,反復型 BFW 法は延べ  $n(n^2 - 2t + 1)$ 要素を更新する.要素の 1 回の更新あたり加算と min() の 2 回の算術演算を用い,反復型 BFW 法は  $N_c = 2n(n^2 - 2t + 1)$  回の算術演算を行う.ここで,min() は 2 つの引数をとり,それらのうち最小値を返す関数とする.

## 4. 提案手法

2 段階ブロック化手法および行列積応用手法は,非軸タイルの更新方法を除けば,共通の 処理を持つ.そこで,まず両者に共通する設計を示したのち,手法ごとの差分について述 べる.

本稿では, CUDA<sup>4)</sup>におけるストリームプロセッサおよびマルチプロセッサをそれぞれ

SP および MP と表記する.また, GPU 上でカーネルを実行する CUDA スレッドをスレッドと呼び, スレッドブロックを TB, グローバルメモリを GM と表記する.

4.1 共通設計

隣接行列 M は  $n^2$  の大きなメモリ領域を占め,計算中に上書きされる.そこで,M は GM に格納する.メインメモリ上のグラフデータを GM 上の M へ転送したのち,GPU 上 で BFW 法を実行する.最後に,計算結果をメインメモリへ転送し終了する.

GPU での計算には,それぞれ軸タイル,軸タイル行・列および全非軸タイルの更新を担 当する3種のカーネルを用いる.これらのカーネルは,反復型 BFW 法が持つ2段階の並 列性を用いる.まず,図1のFWI中の13および14行目のiおよびjのループを1つの TB内のスレッドを用いて並列化し,複数の要素を同時に更新する.より粗い並列化として, 軸タイル行・列の更新では,タイル数に応じたTBを用いて4および6行目のループを並 列化し,すべての軸行および列タイルを並列に更新する.同様に,すべての非軸タイルも並 列に更新する.ただし,データの一貫性を保つため,軸タイル,すべての軸行・列タイルお よびすべての非軸タイルを更新するたびにGPUでのカーネル実行を終了しGPU全体を同 期する.

前述のとおり, t が大きいほどオフチップメモリである GM へのアクセス量 N<sub>b</sub> を削減で きる.しかし, t を大きくするとオンチップメモリの使用量が増加し,並列処理の効率が低 下しうる.GPU では,スレッドおよび TB がオンチップメモリであるレジスタおよび共有 メモリを分け合って動作するためである.そこで,GPU の高い演算性能を使いきるために, t を大きくしてメモリ帯域幅が理論的に性能ボトルネックとなることを避ける.そのうえで, 処理効率の低下を避けるためにできるだけ小さい t を用いる.

図 3 に計算に対するメモリ参照の要求比率  $N_b/N_c$  および 3 種の GPU の演算性能 c に対する GM 帯域幅 b の比率 b/c を示す.ここで, c = pz であり, p および z はそれぞれ SP 数 および SP の動作周波数である.  $N_b$  および  $N_c$  は 3 章に示した式に基づき, n = 8,192 および行列要素のデータ量 d = 4 バイトとして計算した.図 3 より,  $t \ge 32$  では 3 種の GPU すべてにおいて  $N_b/N_c < b/c$  であり,演算性能を使いきったとしても,計算時間が GM ア クセス時間よりも長く,アルゴリズム上は GM 帯域幅が性能ボトルネックとならない.そこで, t = 32 とし,各カーネルはスレッドが複数の要素を更新するように設計する.1スレッドが 1 要素のみ更新する場合,TB 内のスレッド数は  $t^2$  であるが,これは最大 512 に制限されており<sup>4)</sup>,この場合は  $t \le 22$  に制限されるためである.

軸タイルの更新カーネルでは,更新対象のタイルが1つであるため,1つの TB のみを



図 3 反復型 BFW 法の計算に対するメモリ参照の要求比率 N<sub>b</sub>/N<sub>c</sub> および GPU の演算性能に対する GM 帯域 幅の比率

Fig. 3 Ratio  $N_b/N_c$  of memory access to computation demanded by the blocked iterative FW algorithm and that of global memory bandwidth to computational performance of the GPU.



GPU 上で実行する. TB 内のスレッド数は  $t \times h$  とし,軸タイルを h 行ずつ t/h 個の領域 に分割し処理する(図4).スレッドは,2次元のスレッド ID  $\langle i, j \rangle$ を持ち,FWI における タイル A 内の t/h 個の要素 A[i, j + hj'],  $0 \le j' < t/h$  を更新する.FWI 中の k について のループにはデータ依存があるため,タイル中の全要素を更新するたびに全スレッドを同期 させる.

タイル中の各要素は,更新を担当するスレッドのレジスタに格納する.実際のプログラム

においてはこれら t/h 個の要素を配列に格納し, for ループにより処理対象の要素を逐次切 り替えるように記述した.そのうえで, unroll プラグマ<sup>4)</sup> によりこのループをコンパイラ に展開させている.後述の実験環境においては t = 64, h = 1 および t = 64, h = 2 のと きを除き, ローカルメモリ<sup>4)</sup> を用いない効率的なコードが生成されている.

k回目の更新時,第k行および第k列の要素はタイル内の全要素から参照される.そこで,これらの要素はk回目の更新前に共有メモリヘコピーする.このために,共有メモリアクセスが余分に生じるが,共有メモリ使用量は2tであり,より大きなtにも使用できる.

軸タイル行および列の更新では,これらに含まれる 2(n/t-1) 個のタイルを並列に更新 する.タイルごとに1つの TB を割り当て,軸タイルと同様にそれぞれ th 個のスレッドを 用い,h行ずつ並列に更新する.オンチップメモリには更新対象のタイルと軸タイルを配置 する.軸タイルの更新時と同じく,更新対象のタイルはレジスタへ格納し,別スレッドから 参照される第 k 列もしくは第 k 行の要素は共有メモリにコピーする.軸タイルは第 k 列ま たは第 k 行のみを共有メモリへ配置し,計算の進行に応じて GM から値を読み出す.した がって,軸タイルの更新と同じく,各 TB は共有メモリを 2t 使用する.

非軸タイルの更新では,前述の2種のタイルと異なり,更新要素間にデータ依存がなく, 行列積計算などと同様にループ順序を自由に入れ替えられる.この特徴により,行列積応 用手法では非軸タイルとそれ以外のタイルのカーネルが用いる分割形状を切り替え,BFW 法のタイル形状と異なる分割を用いた行列積ルーチンを使用する.2段階ブロック化手法で は,タイルをさらにブロック化し,FWI中のkについてのループを分割することにより同 時に参照される要素を削減する.

4.2 行列積応用手法

図1中の非軸タイル更新部分をみると,軸タイル列に軸タイル行を掛ける行列積と同様の アクセスパターンを持つ.要素の更新は,行列積計算おける乗算を加算に,加算をmin()に 置き換えることにより計算できる.そこで,非軸タイルの更新に Volkov ら<sup>6)</sup>の行列積ルー チンを応用する.図5の太線で示すように,このルーチンは隣接行列*M*を16×64の小行 列に分割し,小行列ごとにTBを割り当てる.小行列 $T'_{I',J'}$ を担当するTBは,軸タイル 列中の16×tの領域 $B'_{I'}$ および軸タイル行中の $t \times 64$ の領域 $C'_{J'}$ を参照し, $T'_{I',J'}$ を計算 する.

このルーチンは,各スレッドが小行列中の1列中のすべての要素を更新する.更新対象の 小行列および  $C'_{J'}$ をレジスタに, $B'_{I'}$ を共有メモリに配置する. $C'_{J'}$ をレジスタへ配置でき るのは,各スレッドが担当する列方向の16要素のみが $C'_{J'}$ 上の共通した領域を参照するた





Fig. 5 Partitioning of the computational region in the matrix multiplication based method.

めである.したがって,図1の15行目の要素の更新式は,共有メモリ上の値を1回のみ参照する.したがって, $B'_{1'}$ および $C'_{J'}$ をともに共有メモリへ配置する場合に生じる,共有メモリからレジスタへデータを移動する余分な命令がなく,共有メモリ参照による演算効率の低下を回避できる.

また,隣接行列 M は C 言語で一般的に用いられる row-major レイアウトで GM に格納 する.この格納方式は,行方向の要素を連続領域に配置する.反復型 BFW 法では,タイ ル単位の参照が多いため,タイルごとに要素を格納する Blocked Data Layout (BDL)を 用いて参照の局所性を高められる.しかし,本手法では行列積ルーチンおよび BFW 法が 異なるブロック分割を用いるため,BDL の使用は参照する要素のアドレス計算を複雑にす る.一方,row-major レイアウトは特定のタイルサイズに依存せず,アドレス計算が BDL を用いる場合に比べて容易である.

反復型 BFW 法向けに行列積ルーチンに対し3点の変更を行う.1点目は,非軸タイルの 更新時は軸行・列タイルは更新が不要なため,これらのタイル部分は計算を行わない.2点 目は B'<sub>1'</sub> 全体を共有メモリヘコピーし,TB内で必須な同期を1回に削減する.3点目は, 小行列あたりの計算量は小さいため,演算効率を向上させるために各TBが複数の小行列 を計算する.

1点目の計算の省略について,既存の行列積ルーチンをそのまま用いると,非軸タイルだけでなく,軸タイル行および列中の要素も更新される.一方,図1の8および9行目において,ループの制御変数IおよびJにはそれぞれI!= KおよびJ!= Kという条件がある.この2つの条件は,軸行および列タイルを更新しないことを表している.そこで,軸 タイル行および列部分を計算しないように行列積ルーチンを変更する.軸タイル行部分は その計算を担当する TB を生成しないことにより,計算を行わない.一方,各 TB が列方 向の複数のタイルを担当するため,軸タイル列部分はスレッド内で計算が必要かを判定し, 計算結果を GM へ書き戻さない.更新計算自体を行わないこともできるが,結果の書き込 みのみを省く方がわずかに高速であった.

2 点目については, Volkov ら<sup>6)</sup>の実装は,  $B'_{I'}$ のうち  $16^2$ 要素のみを共有メモリに格納 し,適宜共有メモリの要素を入れ替える.入れ替えるたびに,データの一貫性を保つため に TB 内を同期する必要がある.本手法では, $B'_{I'}$ の大きさは 16t であり,全体を共有メモ リに格納できる.そこで,カーネルの最初に $B'_{I'}$ のすべての要素を共有メモリへコピーし, これらの同期を削減する.

3 点目については,各 TB が行方向に連続する *l* 個の小行列を計算する.これらの小行列 は *B'*<sub>1</sub> を共通して参照するため,GM から共有メモリへ *B'*<sub>1</sub> をコピーする際に消費される 帯域と実行命令数を 1/*l* に削減できる.ただし,*l*を大きくすると TB 数が減少し,性能が 低下する.現在は実験的に *l* を決めている.

なお,この行列積ルーチンは分割形状が固定されているため,tを大きくすることによる GM へのアクセスの削減は2段階ブロック化手法よりも小さい.Volkov ら<sup>6)</sup>によると,こ の行列積は1回の実行につき軸タイル行および列を延べ $n^2t(1/64+1/16)$ 要素分参照する. したがって,更新対象である非軸タイルへのアクセスも含めた場合,すべての非軸タイルの 1回の更新あたり,GM 上の延べ $5n^2t/64 + 2(n-t)^2$ 個の要素にアクセスする.これは,  $n \gg t$ とすると $t \simeq 26$ の2段階ブロック化手法の削減率に相当する.つまり,t > 26では 2段階ブロック化手法よりもGM へのアクセスが多い.

4.3 2段階ブロック化手法

2 段階ブロック化手法では, 非軸タイルをさらに小タイルにブロック分割し, 共有メモリ の使用量を削減する.2 段階目のブロック分割は, 行列積などで一般的に使われる単純な2 次元タイル状の分割方法を用いる.ここで,タイル内を大きさ t'の複数の小タイルに分割 するが, TB内における並列処理の効率低下を回避するため,  $t \times t'$ スレッドを用い, 行方 向の小タイルを並列に更新する.FWIのタイル Bはt'列分, Cはt'行分を共有メモリへ 格納し,計算の進行にともなって GMから値をコピーする.共有メモリ上では Bを転置し, バンクコンフリクト<sup>4)</sup>を避ける.また, t'列分を共有メモリへコピーするため, t' < 16 の とき Bを GMから coalesced 参照<sup>4)</sup>できない.そこで,軸タイル行分のメモリ領域を新た に確保し,軸タイル行をテクスチャメモリ<sup>4)</sup>に配置する.隣接行列は BDL を用いて GM に格納し,軸タイルおよび軸タイル行・列の更新カーネルも BDL に対応させる.また,行

1: RecursiveBFW $(M, n, t_R)$ 2: if  $n \le t_R$  return FW(M) // M に FW 法を施す 3:  $M_{1,1} :=$  RecursiveBFW $(M_{1,1}, n/2, t_R)$ 4:  $M_{1,2} := M_{1,1} \cdot M_{1,2}$ 5:  $M_{2,1} := M_{2,1} \cdot M_{1,1}$ 6:  $M_{2,2} := M_{2,2} + M_{2,1} \cdot M_{1,2}$ 7:  $M_{2,2} :=$  RecursiveBFW $(M_{2,2}, n/2, t_R)$ 8:  $M_{2,1} := M_{2,2} \cdot M_{2,1}$ 9:  $M_{1,2} := M_{1,2} \cdot M_{2,2}$ 10:  $M_{1,1} := M_{1,1} + M_{1,2} \cdot M_{2,1}$ 

図 6 再帰型 BFW 法のアルゴリズム Fig. 6 Blocked recursive FW algorithm.

列積応用手法と同じく,各 TB が行方向に連続した *l* 個のタイルを逐次処理する.しかし, *B* はその一部のみ共有メモリに配置するため,GM から *B* をコピーする回数は削減できず, 一部のアドレス計算結果のみが再利用される.

この手法では,図1の15行目の更新式は3命令になる.しかし,各スレッドがt/t'個の要素を更新するため,最初の要素を更新する際に共有メモリからレジスタへ移動したCの値が再利用され,他の要素は2命令で更新される.したがって,演算効率は2/(2+t'/t)以下となる.t'を小さくするほど効率は高くなるが,レジスタ使用量が増加し性能が低下しうる.

4.4 カーネル実行の回数

反復型 BFW 法は,軸タイル,軸タイル行・列,および非軸タイルを更新する3種のカー ネルを,軸タイルの位置を移しながらn/t回実行する.ゆえに,3n/t回のカーネル実行が 行われる.

ー方,再帰型 BFW 法<sup>5)</sup> では,隣接行列 *M* をそれぞれ大きさ n/2 の 4 つの部分行列に 2 次元タイル状に分割し,このうち左上および右下の部分行列を再帰的に計算する.図 6 に アルゴリズムを示す.図 6 中で,2 行列 *A* および *B* の積 *A*·*B* は通常の行列積計算における要素間の乗算を加算に,加算を min() に置き換えた計算を表す.また,A + B は 2 行列 の要素ごとに min() を施すことを表す.

GPU は関数を再帰的に呼び出せないため, CPU が RecursiveBFW()の再帰呼び出しを

担当し,隣接行列を論理的に分割する(図6の3および7行目).部分行列の範囲を指定してカーネルを実行し,GPU上で隣接行列中の各部分行列を更新する(図6の4~6および8~10行目).このとき,データ依存を壊さないように,5,6,9および10行目の更新後にGPU全体を同期させるため,再帰のたびにカーネルを最低4回実行する.再帰呼び出しの深さは,再帰のたびに行列の大きさが半分になるため, $\log_2 n/t_R$ である.ここで, $t_R$ は再帰を停止する分割サイズとする.再帰型 BFW 法では,GM 参照量は $O(n^3/t_R)$ である.大きさが $t_R$ の部分行列は通常のFW 法を用いて更新する.1回のカーネル実行によりこのFW 法を行うとすれば,このカーネルは再帰型の計算全体で $n/t_R$ 回実行される.したがって,再帰型 BFW 法全体では $4\sum_{i=0}^{\log_2 n/t_R} (2^i) + n/t_R = 5n/t_R - 4$ 回カーネルを実行する.なお,文献 5)の実装は,4および5行目と,8および9行目で別々にカーネルを実行する.

つまり,再帰型におけるカーネル実行回数は反復型に比べ,4*n*/*t*-6もしくは2*n*/*t*-4 回多い.GPUでの計算時間が短く,カーネルの呼び出しにともなう同期オーバヘッドが相 対的に大きくなる場合,反復型は再帰型よりも高い性能を発揮すると考えられる.

## 5. 評価実験

実験には 2.93 GHz 駆動の Intel Core i7 940, 12 GB のメインメモリ, GPU は nVIDIA GeForce GTX 280 を持つ計算機を用いた.OS は Windows XP Professional x64 Edition, ビデオドライバのバージョンは 190.38 であり, CUDA 2.3 を用いた.用いた GPU の GM 容量は 1 GB であるため, n > 16,384を扱えない.本章では,行列積応用手法を手法 A,2 段階ブロック化手法を手法 B と呼ぶ.

表1 に文献 12) を用いて生成したランダムグラフに対する計算時間を示す.隣接行列を GM 上に配置後から計算結果を GM に格納するまでの計算時間を計測した.各グラフは, 頂点数 n,辺の数 4n である.手法 A および B のパラメータは予備実験の結果,性能が高 かったものを用いた.表2 に非軸タイル更新カーネルのパラメータおよび Occupancy<sup>4)</sup>を 示す.表2 の共有メモリは TB あたりの使用量をバイト単位で示し,レジスタ数はスレッ ドあたりの数である.TB 中のスレッド数は手法 A においては 64 に固定されている.手法 B においては  $t' \in \{1, 2, 4, 8, 16\}$ ,かつ  $t' \leq 512/t$  の範囲から t' を t ごとに選択しており, TB 中のスレッド数は tt' である.手法 A および B ともに,共有メモリ使用量およびレジス タ使用量は n にかかわらず一定である(表2).lは TB が処理する小行列もしくはタイル 数である. $l = 2^i$  とし, $0 \leq i \leq 7$ ,かつ手法 A においては  $l \leq n/64$ ,手法 B においては

Table 1 Timing results for random graphs  $^{(12)}$  with a different number n of vertices. Results are presented in milliseconds.

|         |        |        | 反征     | 再帰型 <sup>5)</sup> |        |        |                  |                  |                           |  |
|---------|--------|--------|--------|-------------------|--------|--------|------------------|------------------|---------------------------|--|
| 頂点数 $n$ | 手法 A   |        |        | <b>手法</b> B       |        |        | $t_{\rm D} = 16$ | $t_{\rm D} = 32$ | $t_{\rm D} = 64$          |  |
|         | t = 16 | t = 32 | t = 64 | t = 16            | t = 32 | t = 64 | $v_R = 10$       | $v_R = 52$       | <i>v<sub>R</sub></i> = 04 |  |
| 128     | 0.427  | 0.404  | 0.639  | 0.702             | 0.567  | 0.791  | 0.783            | 0.561            | 0.533                     |  |
| 256     | 0.896  | 0.819  | 1.295  | 1.570             | 1.196  | 1.606  | 2.028            | 1.585            | 1.498                     |  |
| 512     | 3.047  | 2.558  | 3.675  | 4.629             | 3.394  | 3.928  | 5.645            | 4.738            | 4.415                     |  |
| 1,024   | 15.62  | 13.82  | 15.15  | 20.11             | 15.88  | 15.68  | 19.03            | 17.21            | 16.58                     |  |
| 2,048   | 93.93  | 87.42  | 100.2  | 120.5             | 96.32  | 99.69  | 95.64            | 91.97            | 91.97                     |  |
| 4,096   | 663.9  | 630.3  | 710.3  | 862.7             | 699.9  | 706.9  | 639.0            | 631.5            | 631.5                     |  |
| 8,192   | 5,135  | 4,869  | 5,472  | 6,676             | 5,353  | 5,434  | 4,883            | 4,866            | 4,867                     |  |

表 2 非軸タイルを更新するカーネルのパラメータ Table 2 Kernel parameters for updating non-pivot tiles.

|                             |       | 手法 A  |            | <b>手</b> 法 B |       |        |  |
|-----------------------------|-------|-------|------------|--------------|-------|--------|--|
| t                           | 16    | 32    | 64         | 16           | 32    | 64     |  |
| t'                          |       |       |            | 4            | 2     | 4      |  |
| TB 中のスレッド数                  | 64    | 64    | 64         | 64           | 64    | 256    |  |
| 共有メモリ                       | 1,140 | 2,228 | 4,404      | 572          | 572   | 2,108  |  |
| レジスタ数                       | 39    | 40    | 42         | 18           | 30    | 30     |  |
| $l \;$ ( $n = 8,192$ )      | 16    | 128   | 8          | 16           | 16    | 1      |  |
| TB <b>数</b> ( $n = 8,192$ ) | 4,088 | 510   | $^{8,128}$ | 16,352       | 4,080 | 16,256 |  |
| Occupancy <sup>4)</sup>     | 38%   | 38%   | 19%        | 50%          | 50%   | 50%    |  |

 $l \leq n/t$ の範囲から計算時間が最も短くなる  $l \geq n$  および t ごとに選択した.表 2 では l および l に依存する TB 数を n = 8,192の場合のみ示す.手法 A では n および t を固定した場合,予備実験において性能が高くなるパラメータには再現性があった.lのみを変えたとき,手法 A においては非軸タイルの更新に要する時間が最大で 1.5 倍長くなる.また,手法 B においては最大で 2.2 倍長くなる.手法 B において t'のみを変えた場合,非軸タイルの更新に要する時間が最大約 2 倍長くなる.なお,反復型の両手法ともに要素のデータ型は int 型であり,計算結果は CPU 版と一致している.また,float 型では,手法 A (t = 32)の計算時間は int 型と比べ最大 0.14%増減し,手法 B (t = 32)では float 型の方が 0.04~4.5%遅い.再帰型( $t_R = 16$ )<sup>5)</sup>は  $t_R \leq 22$ を前提に逐次の FW 法を実行するカーネルを 設計しており, $t_R$ を単純に大きくできない.そこで, $t_R = 32$  および 64の実装では,この

カーネルを 4.1 節で述べた軸タイルを更新するカーネルに置き換え,計算時間を測定した. 表 1 より,手法 A (t = 32) は  $n \le 1,024$  のとき,再帰型( $t_R = 32$ )と比べ 20%以 上高速である.また,再帰型( $t_R = 64$ )と比べると,n = 128 のときの手法 B を除き,  $n \le 1,024$ では t = 32の手法 A および B は 4%以上速い.nが大きくなると性能差はなく なるが,n = 8,192においても再帰型に対する手法 A (t = 32)の計算時間の増加は約 3 ミ リ秒であり,再帰型とほぼ同等の性能を発揮する.

再帰型では,  $t_R$  が大きいほど計算時間が短縮される.しかし,その効果はn が大きいほ ど小さく, $n \ge 1,024$  のとき  $t_R = 32$  および 64 の差はわずかである.再帰型のカーネル実行回数は $t_R$  に反比例する.そのため,n が小さい場合は $t_R$  が大きいほどカーネルの呼び出しにともなう同期オーバヘッドが少なく,高速である.再帰型( $t_R = 32$ )は,n = 8,192のときカーネルを1,786回実行する.そのうちの90%は0.1 ミリ秒以下の短いカーネル実行である.一方,再帰の最も浅い段階における6回のカーネル実行は,それぞれ約590 ミリ秒である.このように,n が大きくなると,再帰の浅い段階におけるカーネル実行が計算時間の大半を占め,カーネルの呼び出しにともなう同期オーバヘッドは相対的に小さくなる.加えて,再帰の浅い段階におけるカーネルの計算量は $t_R$ に依存しない.ゆえに, $t_R$ による計算時間の変動はn が大きい場合に小さくなる.

以降は反復型手法の性能解析について述べる.まず,表1においてt = 32 および16を比べると,手法AおよびBともに,t = 32の計算時間が短い.特に手法Bにおいてその短縮率が19~27%と高い.図3より,GeForce GTX 280を用いる場合,t = 32のときはGPUの演算性能を使いきることができるが,t = 16のときはGM帯域幅が性能ボトルネックとなり演算性能を使いきることができない.t = 16のときは $N_b/N_c = 0.61$ より,t = 16においてGM帯域幅 bを使いきるときの演算性能 $c_{t=16}$ は $b/c_{t=16} = 0.61$ である.GeForce GTX 280のピーク演算性能cに対するbの比率はb/c = 0.46である(図3).したがって,t = 32のときはt = 16のときに比べ,GPUの演算性能が見かけ上 $c/c_{t=16} = 1.33$ 倍になり,計算時間は1/1.33 = 0.75倍になる.つまり,t = 32のときはt = 16のときと比較して,計算時間は1/1.33 = 0.75倍になる.っま1の実測値より,n = 8,192のとき手法B(t = 32)の計算時間はt = 16に対して19.8%短縮されており,理論上の短縮率に近く,tを大きくすることによる性能の向上が確認できる.一方,n = 512では手法Bの計算時間は実測値で25%以上短縮している.nが小さい場合はGPU上で並列処理されるスレッド数が少なく,GPUの性能を使いきっていないと考えられる.加えて,n -ネルの実行時間が短く,n -ネルの呼び出しにともなう同期オーバヘッドが相対的に大きい.そのため,理論上の短縮

表 3 n=8,192のグラフを処理する際の演算効率(単位:%)

Table 3 Computational efficiency for a graph with n = 8,192.

|    |        |        | 反復     | 百帰刑    |        |        |            |            |            |
|----|--------|--------|--------|--------|--------|--------|------------|------------|------------|
|    |        | 手法 A   |        |        | 手法 B   |        |            |            |            |
|    | t = 16 | t = 32 | t = 64 | t = 16 | t = 32 | t = 64 | $t_R = 16$ | $t_R = 32$ | $t_R = 64$ |
| 効率 | 68.8   | 72.7   | 64.6   | 53.0   | 65.9   | 64.9   | 72.3       | 72.7       | 72.7       |

率を上回ったと考えられる.一方,手法 A では手法 B よりも t = 16 のとき GM へのアク セス量が少ないが,t = 32 では逆に多い.そのため,手法 A では計算時間の短縮率は手法 B よりも低い.手法 A (t = 16)に対する手法 A (t = 32)の計算時間の短縮率は理論上 7.5%であり,実際に計算時間の短縮も手法 B より小さい.

また,表3 に n = 8,192 のときの演算効率を示す.効率を算出するにあたり,反復型および再帰型 BFW 法の算術演算回数は FW 法の $2n(n-1)^2$ 回に統一し GPU のピーク演算性能は 311 Gop/s とした.Gop/s は1 秒間に  $10^9$ 回演算することを示す.なお,用いたGPU は 1 クロックあたり float 型の積和算 1 回および乗算 1 回を実行できるため,Flop/sの公称値は 933 Gflop/s である.手法A(t = 32)および再帰型はn = 8,192のとき 70%以上の高い演算効率を達成する.

表4 は手法 A および B のタイルの種類ごとの計算時間を示す.計測のための同期オーバ ヘッドにより,これらの和は表1 に示す計算時間よりもやや長い.

t = 64では,反復型の両手法ともに t = 32の場合と比べ計算時間が長い.手法 A は 603 ミリ秒長く,表4より,この増分のうち約90%を非軸タイルにおける計算時間が占めてい る.増加の主な原因は, t = 64のときのOccupancy がt = 32のときと比べて半減するた めである(表2).t = 64のとき,非軸タイルを更新するカーネルでは各 TB が共有メモリ を4KB 以上消費する.これにより,MP が同時実行できる TB 数が,t = 32の場合よりも 少ない 3 つとなり,Occupancy が低下し計算時間が長くなる.また,両手法とも軸タイル 行および列の計算時間がn = 8,192のとき,t = 32に比べt = 64では 40~60 ミリ秒長い. t = 64のとき,軸タイル行および列を更新するカーネルのコンパイル時に生成される命令 が多く,コンパイラがカーネル中の一部のループを展開しない.そのため,このカーネルで はt = 32の場合よりもループにともなうオーバヘッドが大きい.また,手法 B(t = 64) の非軸タイルの計算時間はt = 32の場合に対して 30 ミリ秒長い.したがって,軸タイル 行および列更新時のオーバヘッドを除いても,tを 32 から 64 に大きくした場合の性能向上 は得られなかったといえる.

#### 表 4 n = 8,192 のグラフを処理するときの反復型手法の計算時間内訳(単位:ミリ秒)

Table 4 Breakdown timings of the blocked iterative FW method in milliseconds. The number n of vertices is n = 8.192.

|         |       | 手法 A  |       |       |       |       |
|---------|-------|-------|-------|-------|-------|-------|
| t       | 16    | 32    | 64    | 16    | 32    | 64    |
| 軸タイル    | 10.01 | 8.520 | 16.58 | 17.97 | 12.35 | 18.51 |
| 軸タイル行・列 | 70.64 | 74.21 | 132.5 | 121.7 | 85.8  | 128.1 |
| 軸タイル    | 5,072 | 4,795 | 5,328 | 6,553 | 5,262 | 5,292 |

表 5 非軸タイル計算における命令スループット (n = 8,192) Table 5 Instruction throughput of updating non-pivot tiles. The number *n* of vertices is n = 8,192.

|          |       | 手法 A  |       | 手法 B  |       |       |
|----------|-------|-------|-------|-------|-------|-------|
| t        | 16    | 32    | 64    | 16    | 32    | 64    |
| 命令スループット | 0.855 | 0.850 | 0.746 | 0.974 | 0.876 | 0.822 |

反復型の 2 手法を比較すると,表 1 より手法 A は手法 B よりも t = 32 のとき  $9.0 \sim 32\%$ 計算時間が短い. t = 32 のとき,両手法ともに n = 8,192 では非軸タイルの計算時間 が全体の 98%を占める.そこで,非軸タイルを更新するカーネルの命令数を調べ,命令実 行の効率が良いかを検討した.

表 5 に n = 8,192 のグラフを処理する場合の命令スループットを示す.ここで,命令ス ループットとは,各 SP が 1 クロックあたりに実行した命令数の平均値であり,値が大きいほ ど命令実行の効率が良い.計測には CUDA Visual Profiler<sup>4)</sup>を用いた.表5より,t = 32の場合は手法A およびB の命令スループットはほぼ同じである.手法A において命令ス ループットが1 に達しない原因として,メモリアクセス待ちが生じている可能性がある.手 法A の非軸タイルでは,TB は最初に GM から共有メモリへ 16t 個の要素をコピーする. この粒度の大きなメモリ参照が実行ワープの切替えによる計算とメモリ参照のオーバラップ を妨げ,メモリアクセス待ちが生じうる.一方,手法B では共有メモリ上の要素を入れ替え るたびに TB 内を同期するため,この同期がスループットを低下させている可能性がある.

図 7 に n = 8,192 のグラフにおいて, 非軸タイルを更新するカーネルで実行される総命 令数を示す.カーネル中の命令数はコンパイル後の cubin 形式のファイルを decuda <sup>13)</sup> を 用いてディスアセンブルし,その出力から算出した.算出した命令数および CUDA Visual Profiler により計測した実行命令数の差は 1%以下であり,算出した命令数はほぼ正しいと 考えられる.

アルゴリズム上必要な命令(必須命令)は,手法Aにおいて全命令の87%,手法B(t'=2)



図7 非モントレンティングの部分内部(n = 8,192) Fig.7 Breakdown of the number of instructions in the kernel for updating non-pivot tiles. The number *n* of vertices is n = 8,192.

では 76%を占める.つまり,手法 A は実効演算性能に寄与しない命令がより少なく,より 最適化されている.図7中のその他は,更新時に参照する要素のアドレスを再計算する命令 などである.手法 B では,このうち共有メモリからレジスタへの転送命令数を別けて示す. t' = 2のとき,手法 B ではこの参照命令が占める割合は 2.4%であり,共有メモリの使用に よる命令数の増加は小さい.t' = 2の場合,レジスタに移動された値がスレッド中で 16回 再利用されるためである.t'を大きくすると,この再利用回数は減少する.t' = 16の場合, 共有メモリ参照が全命令中の 12%を占める.加えて,アドレスの再計算命令も増加するた め,必須命令の比率が 48%に低下し,t' = 2よりも非軸タイルの計算時間は 33%長い.共 有メモリ参照を削除した場合においても,必須命令の割合は手法 A より低い.したがって, 手法 B は共有メモリ参照だけでなく,アドレスの再計算などの命令も多いため,手法 A よ りも性能が低いといえる.

最後に GPU 上での計算時間に加え, GM の確保および入出力データ転送時間を含めた実

行時間について述べる.実行時間は, n = 8,192のとき手法Aにおいて 4,940 ミリ秒であ り,表1に示す計算時間が実行時間の 98.6%を占める.一方,  $n \leq 512$ の場合, GMを確 保する処理の時間が相対的に大きく,実行時間の約 30~60%を占める.したがって, n が 小さい場合,メモリの確保および入出力データ転送は性能ボトルネックとなりうる.

## 6. まとめと今後の課題

全点対最短経路問題における距離行列を高速に求めるために, CUDA を用いた反復型 BFW 法の高速化を図った.GPU のメモリ帯域幅と演算性能比を基にプロック分割の大き さを t = 32 とし,それを実現するために1スレッドが複数個の行列要素を更新する.また, 既存の高速な行列積ルーチンを応用し,レジスタを優先的に用いて余分な共有メモリ参照を 削減し,演算効率の向上を図った.また,反復型 BFW 法において2段階のプロック化を 用いて主に共有メモリへタイルを配置する手法も作成し,レジスタを優先的に用いる手法と 計算時間および命令の構成を比較した.

結果,頂点数が256~1,024 個の場合,CUDA を用いた既存の再帰型手法よりも4%以上 高速であった.頂点数が多い場合は,性能は1~10%ほど下回ったが,演算効率は既存の再 帰型手法と同じく用いた GPU のピーク演算性能の約70%を達成した.

今後の課題は, GPU のオフチップメモリに格納できない大規模なグラフを複数の GPU を用いて処理することである.

謝辞 本研究の一部は,科学研究費補助金基盤研究(A)(2)(2024002)および大阪大学 グローバル COE プログラム「予測医学基盤」の補助による.また,有益なご意見をいただ いた査読者の方々に感謝いたします.

## 参考文献

- 1) Floyd, R.W.: Algorithm 97: Shortest path, Comm. ACM, Vol.5, No.6, p.345 (1962).
- Warshall, S.: A Theorem on Boolean Matrices, J. ACM, Vol.9, No.1, pp.11–12 (1962).
- Katz, G.J. and Kider, J.T.: All-Pairs Shortest-Paths for Large Graphs on the GPU, Proc. 23rd ACM SIGGRAPH/EUROGRAPHICS Symp. Graphics Hardware (GH'08), pp.47–55 (2008).
- 4) nVIDIA Corporation: CUDA Programming Guide Version 2.3 (2009). http://developer.nvidia.com/cuda/
- 5) Buluç, A., Gilbert, J.R. and Budak, C.: Gaussian Elimination Based Algorithms on the GPU, Technical Report UCSB/CS-2008-15, University of California (2008).

- 6) Volkov, V. and Demmel, J.W.: Benchmarking GPUs to Tune Dense Linear Algebra, Proc. Int'l Conf. High Performance Computing, Networking and Storage (SC'08) (2008). p.11 (CD-ROM).
- 7) Harish, P. and Narayanan, P.J.: Accelerating Large Graph Algorithms on the GPU using CUDA, Proc. 14th Int'l Conf. High Performance Computing (HiPC'07), pp.197–208 (2007).
- Venkataraman, G., Sahni, S. and Mukhopadhyaya, S.: A Blocked All-Pairs Shortest-Path Algorithm, Proc. 7th Scandinavian Workshop Algorithm Theory (SWAT'07), pp.419–432 (2000).
- 9) Matsumoto, K. and Sedukhin, S.G.: A Solution of the All-Pairs Shortest Paths Problem on the Cell Broadband Engine Processor, *IEICE Trans. Inf. Syst.*, Vol.E92-D, No.6, pp.1225–1231 (2009).
- 10) Bondhugula, U., Devulapalli, A., Dinan, J., Fernando, J., Wyckoff, P., Stahlberg, E. and Sadayappan, P.: Hardware/Software Integration for FPGA-based All-Pairs Shortest-Paths, Proc. 14th IEEE Symp. Field-Programmable Custom Computing Machines (FCCM'06), pp.152–164 (2006).
- 11) Han, S.-C., Franchetti, F. and Püshel, M.: Program Generation for the All-Pairs Shortest Path Problem, Proc. 15th Int'l Conf. Parallel Architectures and Compilation Techniques (PACT'07), pp.222–232 (2006).
- 12) 9th DIMACS implementation challenge Shortest paths. http://www.dis.uniroma1.it/~challenge9/download.shtml
- 13) vander Laan, W.J.: decuda. http://wiki.github.com/laanwj/decuda

(平成 21 年 10 月 2 日受付)(平成 22 年 4 月 1 日採録)



奥山 倫弘(学生会員) 平成20年大阪大学基礎工学部情報科学科卒業.平成22年同大学院情報 科学研究科修士課程修了.現在,同大学院情報科学研究科博士課程1年. GPUを用いた汎用計算の高速化に関する研究に従事.



## 伊野 文彦(正会員)

平成 10年大阪大学基礎工学部情報工学科卒業.平成 12年同大学院基礎 工学研究科修士課程修了.平成 14年同大学院同研究科博士課程中退.同 年,同大学助手.現在,同大学准教授.博士(情報科学).高性能計算に 関する研究に従事.



## 萩原兼一(正会員)

昭和49年大阪大学基礎工学部情報工学科卒業.昭和54年同大学院基礎 工学研究科博士課程修了.工学博士.同大学助手,講師,助教授を経て, 平成5年奈良先端科学技術大学院大学教授.平成6年より大阪大学教授. 平成4~5年文部省在外研究員(米国メリーランド大).現在,並列処理 の基礎および応用に興味を持っている.