# 単<br /> ーチップ・マルチプロセッサ SKY における<br /> データフローを考慮したスレッド分割技法

| Щ |   |   | 武† | 小才 | 沐 | 良太 | こ郎 |
|---|---|---|----|----|---|----|----|
| 安 | 藤 | 秀 | 樹† | 島  | 田 | 俊  | 夫  |

我々は非数値計算プログラムに対し,マルチスレッド実行により性能を向上させる単一チップ・マ ルチプロセッサ SKY を提案してきた.SKY において大きな性能向上を達成するには,コンパイラは プログラムを並列性の高いスレッドに分割する必要がある.非数値計算プログラムでは,粒度の小さ なスレッドレベル並列性(TLP: Thread-Level Parallelism)を利用することが不可欠である.ハー ドウェアでは SKY において細粒度の TLP を効率よく利用することができるようになったが,従来 のコンパイラではこのハードウェアを十分に活用するようなスレッドに分割しているとはいえなかっ た.本論文では,SKY が備えるノンプロッキングな同期/通信機構を最大限に利用して性能を向上 させるスレッドに分割できるよう,データフローを考慮したスレッド分割技法を提案する.その結果, 従来の評価方法を用いて選択したスレッド分割に対して,最大 17.2% ポイント,平均 6.3%ポイント の性能向上を得ることができた.

## A Dataflow-based Thread Partitioning Technique in a Single-Chip Multiprocessor SKY

## TAKESHI YAMAGUCHI,<sup>†</sup> RYOTARO KOBAYASHI,<sup>†</sup> HIDEKI ANDO<sup>†</sup> and TOSHIO SHIMADA<sup>†</sup>

We have proposed a multi-processor architecture, called SKY, which efficiently executes multiple threads in parallel for non-numerical programs. To achieve significant performance improvements in the SKY architecture, the compiler is required to partition a program into threads with a large amount of parallelism. It is vital for non-numerical programs to exploit fine-grain thread-level parallelism (TLP). Although the SKY hardware has ability to exploit fine-grain TLP efficiently, the conventional compiler cannot partition a program into threads which fully utilize this ability. We propose a dataflow-based thread partitioning technique to partition a program into threads which improve performance by using the non-blocking synchronization mechanism of SKY. Our results show that the proposed technique achieves a maximum of 17.2% points or an average of 6.4% points performance improvements over a conventional thread partitioning technique without consideration of the non-blocking synchronization mechanism.

1. はじめに

スーパスカラ・プロセッサに代わるアプローチとして,近年,複数のプロセッサを単一チップに集積するマルチプロ セッサ(CMP: Chip MultiProcessor)が注目を集めている. その背景には,単一制御流において利用可能な命令レベル 並列性(ILP: Instruction-Level Parallelism)が限界に近 づきつつあるなど,スーパスカラ・プロセッサに対する悲観 的観測に加え,半導体回路技術の進歩にともない,複数の プロセッサの単ーチップへの集積化が実現可能なことがあ る.発表されている商用の CMP [4-6,11,12]では,複数の プログラムの同時実行や,特定の処理の高速化 [2] を目的と している.

これに対し,1 つのプログラムをスレッドに分割し並 列実行することで性能を向上させる研究が行われている [7,9,13,15,16]. CMP ではプロセッサ間通信のレイテン シを減少させることができるため,粒度の小さなスレッド レベル並列性(TLP: Thread-Level Parallelism)を利用す

Graduate School of Engineering, Nagoya University

ることができる.このため,粒度の大きな TLP が少ない非数値計算プログラムの高速化が期待できる.

CMPの同期/通信機構の中でも、レジスタ値を直接通信 し、同期を行う機構は、メモリを介して同期/通信を行う 機構に比べてオーバヘッドを大幅に減少させることができ る[15,16].しかし、この同期/通信機構には、まだ改善の 余地がある.なぜならば、同期が成立しなかった命令が現 れたとき、その命令が受信待ちで停止するのに加え、それ に後続する命令の実行も停止するという問題があるからで ある.

そこで我々は,非数値計算プログラム向けの CMP アー キテクチャとして SKY を提案した [10].SKY は,同期が 成立しなかった命令が現れても,その命令とデータ依存関 係にない後続命令の実行を停止させることはない.これを ノンブロッキングな同期という.この機構により,スレッド 間に存在する並列性を十分に引き出すことができる.

マルチプロセッサで大きな性能向上を得るには,コンパ イラはプログラムを並列性が大きいスレッドに分割しなけ ればならない.非数値計算プログラムは制御構造が複雑で データ依存関係が多いので,スレッドに分割した際にスレッ

<sup>†</sup> 名古屋大学大学院 工学研究科

ド間でデータ依存が多く生じる.スレッド間データ依存を 解決するための待ち合わせは性能に大きな影響を与えると 考えられる.そこで,岩田ら [8] は,スレッド間データ依存 が性能に与える影響を距離という基準で評価し,性能向上 が見込めるスレッドに分割する手法を提案した.距離とは, ある2命令の間に存在する命令数の期待値である.

岩田らの手法はスレッド間データ依存のみに着目してい るので,SKYの特徴であるノンプロッキングな同期を考慮 できているとはいえない.ノンプロッキングな同期が性能 向上に寄与するのは,スレッド間データ依存で待ち合わせ をする命令と依存関係にない後続命令を実行可能な点であ る.スレッド間データ依存を考慮しただけでは,依存関係に ない後続命令がどの程度存在するのかがわからない.実行 を妨げられない命令が数多くあるならば,たとえスレッド 間データ依存による待ち合わせがあったとしても並列性は 高いといえる.この点で岩田らの手法はSKYの特徴を十分 に活かしたスレッドに分割できていないといえる.

本論文では,スレッド間データ依存の他に,スレッド内の データフローも詳細に解析し,ハードウェアを有効利用し て性能を向上させるスレッドに分割することを目的とする. SKYにおけるスレッド分割の処理は,各スレッド分割候補 の性能向上を見積もり,性能向上が最も大きくなると期待 されるスレッド分割候補の組合せを選ぶというものである. 見積もりが正確でなければ,性能向上に寄与するスレッド 分割を選択できない.そこで,スレッド内のデータフローを 解析して性能向上の見積もりを正確にする手法を提案する.

2章では SKY の概要について述べる.3章では従来の研究におけるスレッド分割技法について述べる.4章では本論 文における提案手法である,データフローを考慮したスレッド分割技法について述べる.5章で評価を行い,6章でまとめる.

#### 2. SKY の概要

本章では,SKY のマルチスレッド・モデル,ハードウェ ア構成 [10] およびコンパイラ [8] について述べる.はじめ にマルチスレッド・モデルについて述べる.スレッド並列実 行のためのオーバヘッドを小さくするため,SKY のマルチ スレッド・モデルは通常のマルチスレッド・モデルと比べて 次に示す制約を課している.これは,Multiscalar [15] や MUSCAT [16] と同様のモデルである.

- 各スレッドは,逐次実行における動的に連続する部分 で構成される.
- 各スレッドは,逐次実行の順において自分の直後のスレッドを生成する.

図1(a) に逐次実行命令列を,図1(b) にこれに対するSKY におけるスレッド分割の様子を示す.同図に示すように,SKY における各スレッドは,動的な命令列における単一の連続 した部分からなり,異なる複数の部分からは構成されない. したがって,スレッドに結合はなく,制御に関する同期は必 要ない.

図 1(b) に示したスレッドを並列に実行する様子を,図 1(c) に示す.図 1(b) において,各スレッドに T<sub>0</sub>, T<sub>1</sub>, T<sub>2</sub> と逐 次実行順に名前をつける.図 1(c) に示すように,スレッド T<sub>i</sub> は実行途中で,スレッド T<sub>i+1</sub> を生成するという逐次生 成を繰り返す.各スレッドは実行中には高々1回しか新しい スレッドを生成しない.スレッドの生成は,forkと呼ぶ専 用の命令を用い,終了はfinishと呼ぶ専用の命令を用いて 行う.以下,T<sub>i+1</sub> を T<sub>i</sub> の子スレッドと呼び,T<sub>i</sub> を T<sub>i+1</sub> の 親スレッドと呼ぶ.また fork 命令を挿入する位置をフォー



ク点,finish命令を挿入する位置を子の開始点と呼ぶ. 次にハードウェア構成について述べる.SKYは,リング・ バスで結合された複数のスーパスカラ・プロセッサからな る.細粒度のTLPを利用するため,sendと呼ぶ専用命令 を使用してプロセッサ間でレジスタ値を直接通信し,同期/ 通信のオーバヘッドを2サイクルまで減少させている.ま た,命令ウィンドウ・ベースの同期と呼ぶ同期機構を導入し ている.この機構は,命令ウィンドウで受信値に対応する タグを用いてレジスタに関する同期をとる機構であり,ノ ンプロッキングな同期を実現している.この機構により,同 期により後続命令の実行がプロッキングされることはなく, プロセッサは ILP を効率よく利用することができる.

最後にコンパイラについて述べる.コンパイラが行うスレッド分割の処理について,全体の流れを図2に示す.最初にスレッド分割に必要な,分岐プロファイル等の情報を得るために前処理を行う.次に実際のスレッド分割に入る.分割は関数ごとに行う.スレッド分割は具体的には,フォーク点f,子の開始点c,レジスタ通信集合Comm,利得gを求めることである.

これらの値及び集合の組 (*f,c,Comm,g*) を分割情報と 呼び,その集合を *F* とする.以下に *F* を求める手順を説明 する.

まず,ある関数の中で制御等価 [14] な基本ブロックの組 の集合 *B* を抽出する.次に抽出されたすべての基本ブロッ クの組について,フォーク点 *f*,子の開始点 *c* を求める.*f*, *c* は,基本ブロックの先頭とする.

次にレジスタ通信集合 *Comm* を求める. 各レジスタに関する send 命令の挿入位置は,送るべきレジスタ値が子の開始点に到達する [1] ことが決定する点とする.

最後に利得 g を求める.これは,注目しているスレッド 分割を選択することによって期待される性能向上の見積も りを示す.あるスレッド分割の利得とは,フォーク点から子 の開始点を経由し,関数の出口に至るまでのすべての経路 について,それぞれの経路でオーバラップ実行される命令 数をその経路を通る確率で重み付けした期待値である.利 得があらかじめ定められた閾値より大きい場合,分割情報 (f,c,Comm,g)をFに加える.

このようにして F を作った後, F の中から SKY のマル チスレッド・モデルにおいて利得が最大となるような分割 情報の組合せを選ぶ.その後,選択された分割情報にした がって fork, finish, send の各命令を挿入する.

SKY におけるスレッドへの分割方法は,性能向上の見積 もりである利得が重要である.なぜならば,利得を正確に 計算しなければ,性能向上に寄与する分割情報を選択でき ないためである.そこで本論文では,利得を計算する手法 に着目した.3章では,従来のスレッド間データ依存を考慮

```
前処理;

各関数について{

基本ブロックの組の集合 B を求める;

B の各要素について{

フォーク点, f 子の開始点 c を求める;

レジスタ通信集合 Comm を求める;

丸得 g を求める;

利得 g があるならば分割情報の集合 F に加える;

}

}

}
```

, 命令挿入;

図 2 コンパイラの処理の流れ

したスレッド分割における利得計算手法を説明し,その問 題点を述べる.

3. スレッド間データ依存を考慮したスレッド分割

本章では,従来の研究におけるスレッド分割技法とその 問題点について述べる.

非数値計算プログラムではデータ依存関係が多いため,ス レッド間のデータ依存関係が多く存在し,これがTLPに大 きな影響を与える.この点に注目して,スレッド間のデー タ依存関係を考慮してスレッド分割を行う技法が提案され た[8,17].Vijaykumarら[17]の技法は,発生回数の多い データ依存に着目し,そのようなデータ依存関係にある命 令は同じスレッド内に含まれるようにスレッド分割を行う. その分割ができない場合は,スレッド間データ依存による 待ち合わせが少なくなるように,値を定義する命令が属す る基本ブロックをスレッドの開始点とする.しかし,デー タ依存関係が多いので,スレッド間データ依存をなくすこ とはほとんどできない.また,依存の発生回数のみに着目 しており,どのように分割したら性能向上が最も大きいか を正確に考えていないという問題点がある.

一方,岩田ら [8] は,データ依存関係にある命令間の距離 に着目して,並列実行による性能向上が大きくなるような スレッドに分割する手法を提案した.命令 a と命令 b の距 離とは,命令 a から命令 b に至るまでのすべての経路につ いて,それぞれの経路に存在する命令数をその経路を通る 確率で重み付けした期待値である.この手法では,スレッド 間でデータ依存関係にある命令間の距離の最小値をスレッ ドの並列実行による利得とする.そして,その利得が大き いスレッドを選択する.このように利得を見積もることに より,スレッド間のデータ依存関係が TLP に与える影響を 考慮する.

岩田らの手法は,データ依存関係にある命令間の距離に 着目しているため,同期の成立しなかった命令が後続命令 の実行を妨げる,インオーダ・1命令発行のプロセッサで構 成されるマルチプロセッサでは,利得を正確に見積もるこ とができる.しかし,SKYのようにスレッド内のILPを利 用し,ノンプロッキングな同期を行うマルチプロセッサに 対しては,利得を正確に見積もることができないという問 題がある.これを図3を用いて説明する.

図 3(a) に,スレッドに分割する前のプログラムの命令列 を示す.破線は命令間にデータ依存関係があることを示す. この命令列に,命令i1の前にfork命令を,命令i4の前に finish命令を挿入するスレッド分割の利得を計算すること を考える.図 3(b) に,インオーダ・1命令発行のプロセッ サで構成されるマルチプロセッサにおける実行例を示す.岩 田らの距離に着目した方法では,上で述べたように図 3(b) のような状態を想定していることになる.その結果,命令 i3,i5間で生じるスレッド間データ依存が並列実行を制限 し,利得はほとんどないと計算される.このため,このス レッド分割は選択されない.これに対し,図3(c)に,SKY における実行例を示す.ノンプロッキングな同期により,命 令i5と依存関係にない命令i6-i9までは命令i5よりも早 く実行可能である.また,スレッド内のILPを利用できる. これから,岩田らの距離に着目した利得計算では利得が少 ないと計算され選択されないスレッド分割の中には,実際 には性能向上に寄与するものが存在するといえる.

このように,岩田らの手法では,スレッド内の ILP を利 用し,ノンブロッキングな同期を行うマルチプロセッサに 対して,利得を正確に計算することができず,性能向上の 大きいスレッドへの分割が十分ではないといえる.この問 題に対して我々は,スレッド間とスレッド内のデータフロー を考慮してスレッド分割を行う手法を提案する.

スレッド内のデータフローを解析することで,図3(c)の命 令i6-i9のような,SKYでのスレッド並列実行においてオー バラップ実行される命令を検出することができる.なぜな らば,ILPおよびノンブロッキングな同期の影響は,スレッ ド内のデータ依存関係で決まるためである.よって,デー タフローを考慮することで利得計算が正確になり,その結 果として性能向上に寄与するスレッドに分割することが可 能となる.

### 4. データフローを考慮したスレッド分割

本章では,はじめに提案手法であるデータフローを考慮 したスレッド分割技法について述べる.これは,データフ ローを考慮して利得計算を行うものである.次に利得計算 をより正確にする方法について述べる.

4.1 提案手法

3章で述べたように,岩田らの手法ではノンブロッキング な同期とスレッド内の ILP を利用している点を考慮できな い.提案手法では,これらを正確に利得に反映できるよう にする.

利得はオーバラップ実行される命令数から計算している. オーバラップ実行される命令数は,fork命令によって生成 されたスレッド(子スレッド)の命令のうち,親スレッドの 実行が終了するまでに実行される命令数のことである.そ こで,親スレッドの実行終了サイクルと子スレッドの各命 令の実行サイクルを見積もることで利得計算を行う.実行 サイクルを見積もることで図3(c)のように実行されること を利得に反映することができる.

実行サイクルの見積もりにはリスト・スケジューリング[3] を用いる.リスト・スケジューリングによる実行サイクルの 計算は,命令に対応するノードと,命令の実行順序を決定 する制約(これを先行制約と呼ぶ)を表すエッジからなる先 行制約グラフ(PCG: Precedent Constraint Graph)を使 用して行うものである.一般的な先行制約はデータ依存で あるが,本手法では命令の実行サイクルを正確に計算する ことが目的であるので,データ依存の他にプロセッサの構 成要素であるリオーダ・バッファ(ROB: ReOrder Buffer) とロード/ストア・キュー(LSQ: Load/Store Queue)に 関する制約を追加した(詳細は 4.2 節で述べる).ノードは 先行制約がなくなり次第実行可能となり,機能ユニットが 使用可能な最も早いサイクルにおいて実行されると計算す る.このようにして各命令の実行サイクルを見積もる.

利得計算の手順を以下に示す.以下の説明において,親ス レッドとは利得計算対象のスレッド分割のフォーク点から 子の開始点まで,子スレッドとは子の開始点以降のことを 表す.



図 3 距離を用いた利得計算手法の問題点

2章で述べたように,利得計算は各スレッド分割のフォー ク点から子の開始点を経由し,関数の出口に至るまでの経 路毎にオーバラップ実行される命令数の計算を行う.計算 対象の経路について,親スレッドの PCG を作成し,親ス レッドの実行終了サイクル,子スレッドにレジスタ値を送る send 命令の実行サイクルとストア命令がデータをメモリに 書き込むサイクルを計算する.send 命令の実行サイクルと ストア命令の書き込みサイクルは,スレッド間データ依存 を満足するよう子スレッドの命令をスケジューリングする ために使用する.次に,子スレッドの PCG を作成し,子ス レッドの各命令の実行サイクルを計算する.このとき,ス レッド間レジスタ依存がある命令は,当該レジスタが親ス レッドの send 命令によって送信され,子スレッドで受信す るサイクルまで実行できないとすることで,スレッド間レ ジスタ依存を考慮する.また,スレッド間メモリ依存があ る命令は,親スレッドの依存関係にあるストア命令がメモ リにデータを書き込むサイクルまで実行できないとするこ とで,スレッド間メモリ依存を考慮する.計算した実行サ イクルが親スレッドの終了サイクルよりも早い場合,オー バラップ実行されるとする.子スレッドの命令の実行サイ クルが親スレッドの終了サイクルを超えたら計算を終了し、 それまでにオーバラップ実行された命令数を数える.これ をすべての経路について行い, 各経路を通る確率で重み付 けした期待値をそのスレッド分割の利得とする.

4.2 利得計算をより正確にするための先行制約の追加 命令の実行サイクルを決定する要因はデータ依存と機能 ユニットだけではない.プロセッサの他の構成要素も先行 制約として加味することで,利得を実際にオーバラップ実 行される命令数にさらに近づけることができると考えられ る.本論文では,実行を大きく制限していると考えられる ROB と LSQ について,命令の実行サイクルの計算に反映 させた.これらをそれぞれ,ROB の制約と LSQ の制約と 呼ぶことにする.

命令は ROB のエントリが割り当てられないと実行不可 能であることから, ROB を考慮した先行制約を追加した. ROB のエントリはプログラム順に割り当て,実行が終了し た命令からプログラム順に解放する.ROB のエントリが割 り当て不可能な場合とは, ROB に新たな命令を割り当て可 能なエントリが残っていない場合である.これは,その時 点で ROB のエントリが割り当てられている命令の中で,プ ログラム順で最も古い命令がリタイアできない場合である. すなわち,あるノードに対する ROB の制約とは,すでに ROB に割り当てられている命令の中でプログラム順で最も 古い命令がリタイアするまで実行できないというものであ る.ある命令に ROB のエントリを割り当てることができ ない状況でのプログラム順で最も古い命令は ROB のエン トリ数分前の命令であるので,全命令に対しプログラム順 に番号をつけることでこの制約は簡単に追加することがで きる.実行サイクルの計算時に,命令のリタイアを管理す ることで ROB の制約を考慮することができる.

LSQ を考慮した先行制約は, ロード/ストア命令をアドレス計算部とメモリ・アクセス部とに分け別々にスケジューリングすること,またロード命令のメモリ・アクセス部のスケジューリングに影響があることから追加した.ロード/ストア命令を PCG に追加するには,まず,アドレス計算部とメモリ・アクセス部の2つのノードに分ける.これによリアドレス計算部とメモリ・アクセス部を別々にスケジューリングすることを考慮できる.また,ロード命令は先行するストア命令の実効アドレスがすべて判明するまで実行できないことから,ロード命令のメモリ・アクセス部に対応するノードの先行制約として,真のデータ依存の他に,先行ストア命令のアドレス計算部が実行完了するまで実行できないという制約を加える.上記2点の変更によって,LSQ の制約を考慮することができる.

## 5.評価

本章ではまず,評価環境について述べる.次に,データフ ローを考慮した利得計算を用いてスレッド分割を行った場 合の評価を行う.

5.1 評価環境

ベンチマーク・プログラムとして,SPECint95の全8種 を使用した.使用したベンチマーク・プログラムとその入力 セットを表1に示す.この表において,プロファイル用の 入力はコンパイラがスレッド分割時に使用したものを,シ ミュレーション用の入力は評価に使用したものを示す.ベン チマーク・プログラムのバイナリは,GNU GCC Version 2.7.2.3 (コンパイル・オプション: -O6 -funroll-loops)を 用いて作成した.評価はトレース駆動シミュレータを用い て行った.トレースは SimpleScalar Tool Set Version 3.0 を利用して採取した.

表 2 に SKY の基本モデルを示す.性能比較における基準 プロセッサは, SKY を構成する 1 つのプロセッサとした. 表 3 に, 各ベンチマークにおける基準プロセッサの IPC を 示す. SKY のプロセッサ数は 8 とした.

スレッド分割を生成する際に使用した利得計算手法が,距 離を基準としたものを DIST,データフローを基準としたも のを DF とした.また,DF において ROB の制約を考慮し たものを DF w/R, ROB と LSQ の制約を考慮したものを

| ベンチマーク     | プロファイル用                                                  | シミュレーション用                                                  |  |
|------------|----------------------------------------------------------|------------------------------------------------------------|--|
| compress95 | train/test.in                                            | 30000 e 2231                                               |  |
| gcc        | ref/regclass.i                                           | ref/genoutput.i                                            |  |
| <b>70</b>  | $11{\times}11$ board level 4,                            | $9{\times}9$ board level 6,                                |  |
| go         | ref/null.in                                              | train/2stone9.in                                           |  |
| ::         | train/vigo.ppm,                                          |                                                            |  |
| ıjpeg      | $68 \times 48$ pixcels                                   | rei/specinun.ppm                                           |  |
| li         | test/test.lsp                                            | train/train.lsp                                            |  |
|            | test/ctl.in,                                             | train/ctl.in,                                              |  |
| mooksim    | test/dhry                                                | train/dcrand                                               |  |
| perl       | train/jumble.pl<br>train/jumble.in,                      | train/scrabbl.pl,<br>train/scrabbl.in<br>(add three words) |  |
| vortex     | ref/persons.1k,<br>ref/vortex.in<br>(reduced iterations) | ref/persons.1k,<br>ref/vortex.in                           |  |

表1 使用したベンチマークと入力セット

表 2 SKY の基本モデル (a) プロヤッサ

| (a) > I |          |  |  |  |  |
|---------|----------|--|--|--|--|
| 命令フェッチ幅 | 8 命令     |  |  |  |  |
| 命令デコード幅 | 8 命令     |  |  |  |  |
| 命令発行幅   | 8 命令     |  |  |  |  |
| 命令コミット幅 | 8 命令     |  |  |  |  |
| 命令ウィンドウ | 64 エントリ  |  |  |  |  |
| ROB     | 128 エントリ |  |  |  |  |
| LSQ     | 128 エントリ |  |  |  |  |
|         |          |  |  |  |  |

|            | (b) 共有貿源                |
|------------|-------------------------|
| 八叶之间操进     | 1024 エントリ , 履歴長 4 の PAp |
| 万岐了測懱伸     | 分岐予測ミスペナルティ4 サイクル       |
| 命令キャッシュ    | 完全                      |
| データキャッシュ   | 完全                      |
| メモリ曖昧性検出機構 | 理想                      |

 $(1) \rightarrow + + \frac{1}{2}$ 

| 表 <u>3</u> 基準プロセッサの IPC |      |  |  |  |
|-------------------------|------|--|--|--|
| ベンチマーク                  | IPC  |  |  |  |
| compress95              | 3.51 |  |  |  |
| gcc                     | 2.82 |  |  |  |
| go                      | 2.36 |  |  |  |
| ijpeg                   | 4.82 |  |  |  |
| li                      | 3.48 |  |  |  |
| m88ksim                 | 4.39 |  |  |  |
| perl                    | 3.75 |  |  |  |
| vortex                  | 4.20 |  |  |  |
| GM                      | 3.59 |  |  |  |

DF w/ R,L とした.以後の図のベンチマーク名の表記にお いて, compress95, m88ksim, vortex をそれぞれ comp., m88k., vort.と表す.また, GM は全ベンチマークの幾何 平均を表す.

5.2 データフローを考慮したスレッド分割技法の評価

はじめに,利得計算方法を変更したことにより選択されたスレッド分割がどのように変化したかについて述べる.表4に利得計算が DIST, DF w/ R,L における静的なスレッド分割数を示す.

表からわかるように,利得計算を変更したことにより,選 択されたスレッド分割数が増加した.これは,DISTではス レッド間データ依存のために利得が小さいと判断されたス レッド分割が,DFw/R,Lではノンブロッキングの効果に より利得が大きいと判断されたためである.これから,DF w/R,Lでは距離を用いた利得計算では見つけることのでき なかったスレッド分割を選択できたといえる.

次に,利得計算を提案手法にした場合の評価結果について図4に示す.この図において,縦軸は基準プロセッサに

| 表 4 静的スレッド分割数 |      |           |  |  |
|---------------|------|-----------|--|--|
| ベンチマーク        | DIST | DF w/ R,L |  |  |
| compress 95   | 8    | 11        |  |  |
| gcc           | 293  | 888       |  |  |
| go            | 533  | 580       |  |  |
| ijpeg         | 95   | 162       |  |  |
| li            | 2    | 12        |  |  |
| m88ksim       | 14   | 48        |  |  |
| perl          | 57   | 169       |  |  |
| vortex        | 132  | 543       |  |  |



対する性能向上率を, 横軸はベンチマーク名を表す. 各ベ ンチマークに4本の棒グラフがあり, 左から利得計算方法 を DIST, DF, DF w/R, DF w/R, として生成したス レッド分割による性能向上を示す.

図からわかるように, DIST に対して DF は性能を向上 させることができなかった.最大で 7.4%の性能向上,平均 では 2.3%ポイントの性能低下であった.これは,データフ ローと機能ユニットを考慮しただけでは命令の実行サイク ルの計算の誤差が大きく,利得計算の精度が低いためと考 えられる.

これに対して, ROB の制約を考慮することで,多くのベ ンチマークで性能が向上した.DF w/RはDFに対して最 大で 32.6%ポイント,平均では 6.3%ポイントの性能向上と なった.さらに LSQ の制約も考慮することで性能は向上し, DF w/R,L は DF w/R に対して最大 10.2%ポイント,平 均では 2.3%ポイントの性能向上となった.また,DIST に 対し,最大で 17.2%ポイント,平均では 6.3% ポイントの性 能向上となった.以上より,データフローに加えて,プロ セッサの資源を考慮することは実行サイクルの計算に有効 であったといえる.ROB / LSQ の制約は共に効果があっ たが,中でも ROB の制約の効果が大きいことがわかった. これは,ROB がプロセッサにおける命令の実行に大きな影 響を及ぼしているためと考えられる.

以上の結果から,データフローとプロセッサの資源を考慮することによって,DISTと比べて正確に性能向上を計算することができるようになり,実際に性能向上に寄与するスレッド分割を選択できるようになったといえる.

図4において, DF w/ R,L と DIST を比較すると, 性能 向上の差が大きいプログラムと, ほとんど差がないプログ ラムとがある.これは, 距離を用いた利得計算で十分正確に 利得を計算できているプログラムでは,提案手法の有効性 が低くなるためと考えられる.そこで, コンパイラが計算し た利得から, コンパイラの見積もった性能向上を *espeedup* として以下の式で計算し, DIST と DF w/ R,L とを比較 した.



$$espeedup = \alpha \frac{\sum_{t \in F} e(t)g(t)}{N_{inst} - \sum_{t \in F} e(t)g(t)}$$

ここで,  $N_{inst}$  は全動的命令数, e(t), g(t) はそれぞれス レッド分割 t の実行回数および利得である.また,  $\alpha$  はマ ルチスレッド実行により生じるオーバヘッドを表す係数で,  $0 < \alpha < 1$ である. $N_{inst}$ , e(t),  $\alpha$  は測定により求めた.計 算結果を図 5 に示す.この図において, 縦軸は espeedup, 横軸はベンチマーク名を表す.各ベンチマークに 2 本の棒 グラフがあり,利得計算が左は DIST,右は DF w/ R,L で ある.

図4においてDISTに対してDFw/R,Lの性能向上が大 きかったgcc,perlは,espeedupでも差が大きい.よって, これらは提案手法が有効に働いているといえる.また,図4 においてDISTに対して性能が向上しなかったcompress95, liはespeedupでも差がないので,提案手法が有効に働かな いベンチマークであるといえる.go,ijpeg,m88ksim,vortexはespeedupではDISTに対して性能向上が見込める が,実際には見積もりほど性能の差はない.この原因は子 スレッドの生成のタイミングをコンパイラでは正確に計算 できないためと考えられる.なぜならば,SKYでは,子ス レッドを生成するfork命令は制御が確定するまで実行でき ないとしているが,コンパイラでは制御が確定するタイミ ングがわからないためである.

図 5 からは,コンパイラは性能が向上するようなスレッ ド分割を選択しているといえる.しかし,実際の性能向上 はコンパイラの見積もりよりも小さいものが多い.より高 い性能向上を得るためには,コンパイラがハードウェアの 動作をより正確に利得計算に反映させるか,ハードウェア をコンパイラの想定に近い動作をするように改良すること が必要であると考えられる.

6. ま と め

細粒度の TLP を効率よく利用するハードウェアに適した スレッドに分割するため,データフローを考慮したスレッド 分割技法を提案した.SKY の特徴であるノンブロッキング な同期を考慮したことにより,命令間の距離を用いた従来 のスレッド分割と比較して,データフローを用いたスレッド 分割は,最大17.2%ポイント,平均6.3%ポイントの性能向 上を達成した.

謝辞 本研究の一部は, 文部科学省科学研究費補助金基 盤研究(C)課題番号 15500036, 文部科学省 21 世紀 COE プログラム,財団法人栢森情報科学振興財団研究助成の支 援により行った.

## 参考文献

- A. V. Aho et al., Compilers: Principles, Techniques and Tools, Addison-Wesley Publishing Company, 1986.
- [2] L. A. Barroso et al., "Piranha: A Scalable Architecture Based on Single-Chip Multiprocessing," In Proc. ISCA-27, pp.282-293, June 2000.
- [3] Jr. E. G. Coffman, Computer and Job-Shop Scheduling Theory, John Wiley and Sons, New York, 1976.
- [4] K. Diefendorff, "Power4 Focuses on Memory Bandwidth: IBM Confronts IA-64, Says ISA Not Important," In *Microprocessor Report*, Vol. 13, No. 13, Oct. 1999.
- [5] P. N. Glaskowsky, "IBM Previews Power5," In Microprocessor Report, 9/8/03-02, Sep. 2003.
- [6] P. N. Glaskowsky, "IBM Raises Curtain on Power5: More Details Disclosed at Microprocessor Forum," In *Microprocessor Report*, 10/14/03-01, Oct. 2003.
- [7] L. Hammond et al., "Data Speculation Support for a Chip Multiprocessor," In *Proc. ASPLOS-VIII*, pp.58-69, Oct. 1998.
- [8] 岩田充晃ほか、"制御等価を利用したスレッド分割技法、" 情報処理学会研究報告 98-ARC-128, pp.127-132, 1998 年3月.
- [9] 木村ほか、"シングルチップマルチプロセッサ上での近 細粒度並列処理、"情報処理学会論文誌、Vol.40、No.5、 pp.1924-1933、1999 年 5 月.
- [10] 小林良太郎ほか、"非数値計算応用向けスレッド・レベ ル並列処理マルチプロセッサ・アーキテクチャ SKY," 情報処理学会論文誌, Vol.42, No.2, pp.349-366, 2001 年2月.
- [11] K. Krewell, "UltraSPARC IV Mirrors Predecessor: Sun Builds Dual-Core Chip in 130nm," In *Micropro*cessor Report, 11/10/03-02, Nov. 2003.
- [12] K. Krewell, "Fujitsu Makes SPARC See Double: SPARC64 VI Uses Process Shrink to Double Cores," In *Microprocessor Report*, 11/24/03-01, Nov. 2003.
- [13] K. Olukotun et al., "The Case for a Single-Chip Multiprocessor," In *Proc. ASPLOS-VII*, pp.2-11, Oct. 1996.
- [14] M. D. Smith et al., "Efficient Superscalar Performance Through Boosting," In *Proc ASPLOS-V*, pp.248-259, Oct. 1992.
- [15] G. S. Sohi et al., "Multiscalar Processors," In Proc. ISCA-22, pp.414-425, June 1995.
- [16] 鳥居淳ほか、"オンチップ制御並列プロセッサ MUSCAT の提案、"情報処理学会論文誌、Vol.39、No.6、pp.1622-1631、1998 年 6 月.
- [17] T. N. Vijaykumar et al., "Task Selection for a Multiscalar Processor," In *Proc. MICRO-31*, pp.81-92, Dec. 1998.