# アクセラレータ向け並列プログラミング言語 XcalableACC における TCA/InfiniBand ハイブリッド通信

小田嶋 哲哉<sup>1,a)</sup> 朴 泰祐<sup>1,2</sup> 塙 敏博<sup>3</sup> 村井 均<sup>4</sup> 中尾 昌広<sup>4</sup> 田渕 晶大<sup>1</sup> 佐藤 三久<sup>4,2</sup>

**概要:**近年,HPC の分野では GPU を搭載したクラスタが広く利用されている.しかしながら,ノードを 跨ぐ GPU 間の通信は,ホストメモリを経由して行うためレイテンシが増加し,特にアプリケーションの 強スケーリングおける性能のボトルネックとなっている. 筑波大学計算科学研究センターでは, ノード間 の GPU 間を直接結合し、レイテンシ・バンド幅の改善を目的に密結合並列演算加速機構 TCA (Tightly Coupled Accelerators)を提案し、そのプロトタイプ実装として PCI Express に基づく PEACH2 (PCI Express Adaptive Communication Hub version 2) システムを開発している. PEACH2 に基づく TCA シ ステムでは、ハードウェア制限や実装効率の面で数十ノードを一組とするクラスタが限界であり、より大 きな問題やサイズに対応するためにはこれらをさらに階層的に結合したシステムを構築し,それらを跨ぐ 通信を行う必要がある.そこで我々は、PEACH2とInfiniBandによるハイブリッド通信を提案している. しかし、ハイブリッド通信は、TCA と MPI の通信を混在させてプログラムを記述する必要があり、プロ グラミングが煩雑になる. そこで, アクセラレータ向けの並列言語である XcalableACC のフレームワーク の中にハイブリッド通信を組み込むことで、低いプログラミングコストで通信ネットワークを有効に利用 することを目指す。本稿では、姫野ベンチマークの袖領域交換の通信にこのシステムを適用し、評価を行 う. その結果, PEACH2 と InfiniBand によるハイブリッド通信を用いた場合, InfiniBand のみの場合に 比べ,最大 40%の性能向上が達成できた.同様に,集団通信である Broadcast, Allgather にハイブリッド 通信を適用した結果、それぞれ最大で 21%、46%の速度向上が達成できた。これによって、ハイブリッド 通信は TCA の適用範囲を拡大するだけでなく, TCA の低レイテンシ通信と InfiniBand の高バンド幅通 信を組み合わせることによって、一般的な InfiniBand による通信に対して優位性があることが示された.

# 1. 序論

近年, GPU (Graphics Processing Unit)の持つ高い演算 性能とメモリバンド幅に注目し,これを画像処理以外の汎 用計算に用いる GPGPU (General-Purpose computation on GPU)が広く利用されている.TOP500リストの上位 には,GPUクラスタが数多く出現するようになった[1].し かし,その高い演算性能とメモリバンド幅に比べて,GPU を接続する PCI Express (以降「PCIe」と略す)の通信性 能は相対的に低く,特にノード内の GPU 間でのデータの 交換を行う際に大きなボトルネックになる.これに加え, 従来,ノード間を跨ぐ GPU 間のデータの交換は,ホストメ モリを経由して行う必要があり,特にメッセージサイズが 小さい時にはレイテンシが増加し,通信性能が低下する原 因となっている.例えば,ステンシル計算の典型的な通信 パターンとして,隣接ノード間での袖領域交換がある.こ のような GPU 間のデータ交換が頻繁に必要なアプリケー ションで強スケーリング性を求める場合,並列度を上げる と通信データサイズが小さくなり,バンド幅よりもレイテ ンシがより性能に影響してくる.文献 [2] にもあるように, 今後はアプリケーションの強スケーリング性能を向上させ ることが重要になる.さらに,Allgather のような集団通 信においても,強スケーリングの場合,通信データサイズ が小さくなり,性能のボトルネックとなる.また一般的に, Broadcast, Allreduce 等の集団通信でも GPU クラスタで の通信ボトルネックは重要な問題である.

そこで,我々はノード間に跨る GPU 間を直接結合し, レイテンシの改善を図るために密結合並列演算加速機構 TCA (Tightly Coupled Accelerators)を提案し,そのプロ

筑波大学 大学院 システム情報工学研究科 Graduate School of System and Information Engineering, University of Tsukuba

<sup>2</sup> 筑波大学 計算科学研究センター

Center for Computational Sciences, University of Tsukuba <sup>3</sup> 東京大学 情報基盤センター

Information Technology Center, The University of Tokyo4理化学研究所 計算科学研究機構

RIKEN Advanced Institute for Computational Science <sup>a)</sup> odajima@hpcs.cs.tsukuba.ac.jp

トタイプ実装として PCIe に基づく PEACH2 (PCI Express Adaptive Communication Hub version 2) システムを開発 している(以下,本稿では単 PEACH2 に基づく TCA 実 装を TCA/PEACH2 と記す). TCA/PEACH2 を用いたア プリケーションでは,低レイテンシ通信により性能が向上 することが確認されている [3], [4], [5], [6].

また,現状では,PEACH2の適用範囲はPCIe等のハー ドウェア面の制約により,結合可能ノード数が数十ノードに とどまっている.本稿ではこれをサブクラスタと呼ぶ.よ り大きなシステムを構築するためには,サブクラスタを跨 ぐ通信を実現する必要がある.一つの典型的な実装として 考えられるのは,大規模システムの全ノードがInfiniBand で結合され,その中にTCA/PEACH2でサブクラスタを 構築する手法である.この場合,サブクラスタ内のノード はTCA/PEACH2とInfiniBandの両方で結合され,サブ クラスタ外のノードとはInfiniBandだけで結合される.

本研究では、TCA/PEACH2の低レイテンシ通信や高 い Block Stride 転送性能と、InfiniBandの高バンド幅通信 に着目し、すべてのノードが InfiniBand で接続されてい るネットワークの局所的な通信に対して TCA/PEACH2 を加えることによって、システムのスケーラビリティと、 InfiniBand ネットワークのみの場合に比べ、通信性能を向 上させることを目的として、TCA+InfiniBand ハイブリッ ド通信(以降これを単に「ハイブリッド通信」と呼ぶ)を 実現する.

また、ハイブリッド通信では、TCA 通信を制御する独 自の API に加え、MPI 通信を混在させてプログラムを記 述することや、通信パターンによって TCA と InfiniBand の最適な通信を設定する必要があり、プログラムが煩雑 になりがちである.一方、大規模分散メモリ環境におけ る次世代の並列プログラミング言語として、理研 AICS が 中心となって PGAS (Partitioned Global Address Space) 並列言語 XcalableMP(以降「XMP」と略す)の開発が進 められ [7], [8], さらに XMP のアクセラレータ搭載クラス タ向けの拡張として、XMP と OpenACC[9] を組み合わせ た XcalableACC(以降「XACC」と略す)が提案されてい る [10], [11]. XACC のフレームワークの中にハイブリッド 通信を組み込むことで、低いプログラミングコストで通信 ネットワークを有効に利用することが期待される.

以上の背景に基づき,本稿では TCA+InfiniBand のハ イブリッド通信システムを開発し,袖領域交換の通信を XACC 言語処理系の通信レイヤに組み込むことで,同言 語のプログラム上でユーザ透過なハイブリッド通信の利用 を実現する.本稿では,姫野ベンチマークに対して XACC によるプログラミングを行い,袖領域交換にハイブリッド 通信を用いて,その有効性と性能について評価を行う.同 様に,集団通信である Broadcast と Allgather に対しても ハイブリッド通信を適用し,評価を行う.

# 2. TCA & PEACH2

TCA および PEACH2 は文献 [3], [12], [13], [14] に詳し いが,本章ではその概要を説明する.

## 2.1 TCA

密結合並列演算加速機構 TCA (Tightly Coupled Accelerators) は, ノード間のアクセラレータ間を直接結合す ることで, アクセラレータ間通信のレイテンシを改善す ることを目的にしたコンセプトで, 筑波大学計算科学研 究センターが中心となって開発を進めている. このコン セプトの実証システムとして, PEACH2 チップが開発さ れ, TCA/PEACH2 として性能評価が進められている. TCA/PEACH2 では, PCIe をノード間通信に拡張するこ とによって TCA を実現しているため, PCIe によってホス ト CPU および並列ネットワークと接続されている GPU や Intel MIC (Many Integrated Core processor)等に適用 可能である.

PEACH2 (PCI Express Adaptive Communication Hub version 2) は、PCIe リンクをノード間通信に拡張すること により、GPU 等のアクセラレータの通信範囲をノード間 に広げるもので、FPGA (Altera 社 Stratix IV GX[15]) に よって実装されている. この PEACH2 チップを搭載した ボード同士を PCIe 外部ケーブルで接続し、TCA/PEACH2 システムを構成する. さらに TCA コンセプトの実証実験 クラスタとして、筑波大学計算科学研究センターの GPU ク ラスタ HA-PACS (Highly Accelerated Parallel Advanced system for Computational Sciences) [16] の拡張部として HA-PACS/TCA が構築され、運用されている.

図 1 に、HA-PACS/TCA のノード構成を示す。HA-PACS/TCA のノードは、2 ソケットの Intel Xeon E5-2680v2(Ivy Bridge アーキテクチャ) CPU と 4 枚の NVIDIA K20X (Kepler アーキテクチャ) GPU を搭載し、CPU0 側 には PEACH2 ボードが、CPU1 側には InfiniBand HCA (QDR ×2 rails) が接続されている。図中、GPU は CPU に直接接続されているように見えるが、実際には CPU に 内蔵されている PCIe スイッチを介して PEACH2 ボード または InfiniBand HCA に接続されているため、実際の通 信は CPU 本体を介さずに行われる.

#### 2.2 PEACH2

PEACH2 チップは、PCIe パケットの中継処理や DMA 転送などを行う、一種のインテリジェントな PCIe スイッ チと見なせる。PEACH2 は高度な DMA コントローラ(以 降「DMAC」と略す)を 4 チャネル搭載しており、高速な DMA や Chained DMA などが可能である。PEACH2 チッ プは、PCIe Gen2 ×8 ポートを 4 つ持ち、1 つはホスト CPU と接続し、残り 3 つのポートを隣接ノードの PEACH2 ボー



図1 HA-PACS/TCA のノード構成



図 2 サブクラスタ:TCA ネットワーク構成

ドとの接続に使用する.このように、PEACH2はハード ウェアの制約により、1つのノードから外部へ伸びるリンク が3つに限られる.PEACH2はPCIeパケットのルーティ ング機能を持つため、原理的には多数のノードをPCIeリ ンクでリング結合することにより、TCA/PEACH2システ ム内のノード数を増やすことは可能である.しかしその場 合、通信ホップ数が増加し、PEACH2の持つ低レイテンシ 通信を有効に活用できない.そこで我々は16ノードまでの PEACH2による直接結合を考え、その中で最小のホップ数 を実現することができるトポロジとして図2のように2×8 の2重リングトポロジを構成している.この集団を「サブ クラスタ」と呼び、HA-PACS/TCAでは、64ノードが4 つのサブクラスタに分かれている.一方で、InfiniBand は HA-PACS/TCA のすべてノードを単一スイッチでフラッ トに接続している.

## 2.3 DMA 通信

PEACH2 には, PIO と DMA の 2 つの通信方式が提供 されているが, ここでは GPU 間通信の典型的手法である DMA 通信のみについて言及する.

PEACH2 では、リモートノードに対するアクセス方法 として、基本的に RDMA Write プロトコルのみがサポー トされている.ホスト上で、読み込み元・書き込み先の PCIe アドレス・通信データサイズ等を指定したディスク リプタを作成し、そのアドレスを指定することで通信を起 動できる.また、複数のディスクリプタをポインタで連結 しておくことで、連続した DMA 転送を行うことも可能で ある(Chained DMA). よって,あらかじめ通信のパター ン(通信相手と通信領域)が定められていれば,一度作成 した DMA ディスクリプタを再利用することで,Chained DMA 機構により柔軟かつ高速な通信を実現することがで きる.また,各 DMA ディスクリプタには,連続領域に 対するデータ転送だけでなく,Block Stride 転送のための バースト長およびギャップを指定することも可能である. Block Stride 転送は多次元ステンシル計算などで必要とな る隣接ノードとの袖領域(ステンシル計算で隣接領域間の 境界となる部分)交換において頻繁に用いられるが,従来 の MPI ではデータを Pack/Unpack して送る必要がある. PEACH2 では Block Stride 転送あるいは Chained DMA 機構を使うことで,Pack/Unpack が必要なくなり,メッ セージ長が小さい場合においても高いバンド幅が得られる.

## 2.4 GPUDirect Support for RDMA

PEACH2では GPU 間の直接通信を行うために, NVIDIA が提供する GPUDirect Support for RDMA 機能 [17] を用 いる (以降「GDR」と略す). GDR では, CUDA5.0 以降お よび Kepler アーキテクチャ世代以降の GPU を用いること で, GPU 上のデバイスメモリを PCIe アドレス空間にマッ ピングすることができる. 同じ PCIe アドレス空間に属す る GPU 同士では, CPU のメモリを経由することなく直 接 PCIe 上でデータの転送が可能になる. TCA/PEACH2 は, ノード間に跨って PCIe アドレス空間を共有すること ができるため, ノード間の GPU 間直接通信を実現するこ とができる.

2.2 節に示した通り, HA-PACS/TCA の各ノード内の PEACH2 ボード, GPU 群, InfiniBand HCA は CPU 内 の PCIe スイッチを介して接続されているが, 2つの CPU ソケットを跨いだアクセスにおいて重大な性能低下問題が 発生する. Sandy Bridge 世代以降の Intel Xeon CPU は, ソケット間を跨ぐ QPI (QuickPath Interconnect)を介し て双方に接続されている PCIe デバイス間の通信が可能で あるが, その際のバンド幅が著しく低下することが知ら れている [12]. 図 1 において, 各ノード内の GPU0, 1 と GPU2, 3 間の GDR を行う場合この問題が発生する. この ため,現状では PEACH2 がアクセスする GPU は CPU0 側の GPU0, 1 のみに限定している.

# 2.5 PEACH2 を用いたプログラミング

PEACH2 による GPU 並列プログラムは,NVIDIA 社 が提供する CUDA 環境上で動作することが前提である. つまり,TCA/PEACH2 を用いたプログラムにおいても, GPU の管理(メモリの確保,ホスト・デバイス間のデー タ転送,カーネル関数の起動など)は,一般的な GPU プ ログラミングモデルと同様である.また,PEACH2 によ る通信を行うためには PCIe アドレスを直接指定する必要

があるが、これは一般的な配列のポインタとは型が異な る.そこで、TCA/PEACH2を用いたプログラミングでは tcaHandleと呼ばれるメモリハンドルを定義し、PCIe アド レスの管理を容易にしている。RDMA Write プロトコル による通信では、リモートノードの書き込み先アドレスが 必要であり、TCP/IP や MPIを用いて予めノード間で交 換を行う。現在の TCA/PEACH2 の API では、このアド レス情報の交換には MPI を用いている。よって、厳密に は TCA/PEACH2 のみで閉じたシステムにはなっていな いが、通常のクラスタでは Ethernet 等で全系が結合され ていることは普通であるため、このことにより一般性が失 われるわけではない。TCA/PEACH2 によるプログラミン グの流れを以下に示す。

- (1) tcaSetDMADesc\_Memcpy()を用いて、使用する DMAのチャネル番号、配列のオフセットなどを含む ディスクリプタを作成し、これらをポインタで連結し ておく
- (2) tcaDescSet()を用いて連結した DMA 通信を DMAC に登録する
- (3) tcaStartDMADesc()を用いて DMAC を指定し、 DMA 通信を発行する
- (4) tcaWaitDMADesc()を用いて非同期通信の完了を 待つ

TCA による通信を何度も行う場合,あらかじめ通信の 設定をしておくことで,DMA を1度発行するだけで通信 を開始することができる.これによって,時間発展ループ 内で何度も通信を行う場合にTCA の低レイテンシ通信を 最大限に活用することが可能になる.

# 3. XcalableACC

XMP については文献 [7], [8], XACC については文 献 [10], [11] にそれぞれ詳しいが,本章では本稿を理解 するための概要のみを記す.

XMP は、分散メモリ型並列計算機上でプログラミング を行うための PGAS (Partitioned Global Address Space) 並列言語である. 逐次のプログラムに OpenMP に類似し た指示文を挿入することで、データの分散や同期、並列計 算を行うことができる. XMP はすべてのプロセスが同じ プログラムを実行する SPMD (Single Program Multiple Data) モデルである. XMP のプログラムは、"#pragma xmp" から始まる指示文を持つ. 通常、メモリアクセスは ローカルメモリのデータに対する参照であるが、他のノー ドのデータを参照するには XMP の指示文を用いて、ノー ド間通信を行う必要がある.

一方, OpenACC[9] は, プログラムの一部をアクセラ レータにオフロードするための指示文ベースのプログラ

- 1 double a[N];
- 2 #**pragma** xmp nodes p(4)
- 3 **#pragma** xmp template t(0:N-1)
- 4 #**pragma** xmp distribute t(block) onto p
- 5 **#pragma** xmp align a[i] with t(i)
- 6 **#pragma** xmp shadow a[1:1]

7 ...

8 **#pragma** acc data copy (a)

```
9 {
```

10 **#pragma** xmp reflect\_init (a) acc // 袖領域交換の設定 11 **#pragma** xmp reflect\_do (a) acc // 袖領域交換の実行 12 ...

- 13 **#pragma** xmp loop on t(i)
- 14 **#pragma** acc parallel loop
- 15 for (int i = 0; i < N; i++)
- 16 a[i] += a[i-1] + a[i+1];

17 } 18 ...

```
図3 XACC のサンプルコード
```

ミングモデルであり、"#pragma acc"から始まる指示文 を持つ. OpenACC の指示文で指定されたプログラムの領 域は, GPU などのアクセラレータ上で実行される. 一般 的に, GPU などのアクセラレータは CPU のメインメモ リ (以降「ホストメモリ」と呼ぶ)と独立したメモリ (以 降「デバイスメモリ」と呼ぶ)を持っている. OpenACC は,ホストメモリとデバイスメモリ間のデータの転送を暗 黙的または明示的に行うことできる. しかし, OpenACC はノード内のアクセラレータに対するデータ転送やオフ ロード処理を記述することしかできず,複数ノードに跨が る並列処理を意識していない. そこで XACC は, XMP と OpenACC 指示文に加え,アクセラレータ間のデータ通信 をするために XMP の指示文を拡張することで,アクセラ レータ搭載の並列計算機におけるプログラムの生産性と性 能を両立することを可能にする.

#### 3.1 XACC のプログラミングモデル

図3にXACCのサンプルコードを示す.2~5行目 は、分散配列a[]を定義するためのXMPの指示文であ り、データの分散や並列実行主体への割り当てを記述する. 6行目は袖領域を定義する分散配列を指定する.8行目は OpenACCのdata指示文で、9~17行目の領域はデバイ スメモリでのデータの確保、スコープに入る時に転送が行 われ、スコープを抜ける時に、データがホストメモリに書 き戻される.10行目は袖領域交換の通信を定義する指示文 で、隣接ノードの設定や転送データに必要なオフセットの 計算などの内部処理を設定する.これは通信領域が変わら ない限り一度実行するだけで良い.11行目はreflect\_init

#### 表1 評価環境(HA-PACS/TCA)

| CPU             | Intel Xeon E5-2680v2 2.8GHz $\times$ 2 sockets |
|-----------------|------------------------------------------------|
| GPU             | NVIDIA Tesla K20X $\times$ 4                   |
| Main Memory     | DDR3 1866MHz 128GB                             |
| GPU Memory      | GDDR5 6GB / GPU                                |
| Interconnection | InfiniBand: Mellanox Connect-X3                |
|                 | Dual-port QDR                                  |
|                 | TCA: PEACH2 Board                              |
| OFED            | Mellanox OFED-2.2-1.0.1                        |
| OS              | CentOS release 6.4                             |
| MPI             | MVAPICH2-GDR 2.0                               |
|                 | (MV2_USE_CUDA=1, MV2_NUM_PORTS=1)              |
| GPU Compiler    | CUDA 6.5                                       |
|                 | NVIDIA Driver 340.32                           |

で設定された通信が実行される. 13 ~ 16 行目は XMP の loop 指示文で各ノードにデータを分散し, OpenACC の parallel 指示文が XMP の分散配列をアクセラレータ上で 実行するようにスレッド分割を行う.

# 4. GPU 間通信の基礎性能評価

本章では, TCA と InfiniBand の通信性能について議論 するために,隣接ノード間の GPU 間通信の基礎性能評価を 行う. ここでは、単純な連続データ通信だけではなく、多次 元ステンシル計算で必要となる袖領域交換の通信にも着目 する。ハイブリッド通信では、TCA と InfiniBand の通信を どのように組み合わせるかが性能の鍵となるため、GPUの 配置と利用するネットワークの組み合わせに関する最適化 を視野に入れ、基礎性能評価を行う.評価環境として、表1 に示す HA-PACS/TCA の2ノードを用いる。TCA による 通信でホップ数が増えないように、図2のTCA ネットワー ク上で隣接するようにプロセスを配置する. InfiniBand 経 由の GPU 間通信を利用するための MPI として、オハイ オ州立大学が開発している MVAPICH2-GDR[18] (以降 「MV2GDR」と略す)を用いる. MV2GDR は, TCA と 同様に NVIDIA の GDR を用いて, InfiniBand を経由し た GPU 間高速通信を実現している。HA-PACS/TCA の InfiniBand HCA は、PCIe Gen3 ×8 上に QDR ×4 クラス のインタフェースが2本実装されているが、本稿では、主 に小メッセージにおける通信性能に着目するために, TCA の1リンクに対して InfiniBand の1リンクを用いた時の性 能比較を行う.よって,性能評価では InfiniBand の1ポー トのみを利用する. また, 2.4節で述べたように, QPIを経 由した GPU 間直接通信は性能が極端に低下してしまう問 題があるため、図1の環境では、TCAの測定にはGPU0同 士, MV2GDR の測定には GPU2 同士の性能を測定する. 一方,ハイブリッド通信では,TCAの低レイテンシ通信を 有効に活用するために、CPU0 側の GPU0, 1 を対象とす る. しかしながら, MV2GDR が InfiniBand 経由で GPU



**図** 4 1 次元配列における Ping-Pong 通信の性能

間通信を行う場合,QPIを経由する必要があり,QPIを経 由しない MV2GDR よりも性能が低下してしまう.この影 響について,併せて評価する.

図 4 にノード間の GPU 間における 1 次元配列の Ping-Pong 通信の性能を示す. 凡例の「TCA」は, TCA 経由に よる GPU0 同士の通信,「MV2GDR」は InfiniBand 経由に よる GPU2 同士の通信,「MV2GDR-QPI」は InfiniBand 経由による QPIを跨いだ GPU0 同士の通信を示す. これ より, TCA は MV2GDR に対して 512KB まで優位な性能 を示し,特に比較的小さいメッセージにおいて高い性能を 示していることがわかる. しかし, MV2GDR-QPIの通信 では 256KB までのバンド幅が最高でも 290MB/s 程度しか 出ていない. デフォルトの MV2GDR は, データサイズに よって以下のようなプロトコルスイッチが行われる [19]. ここでメッセージサイズを x とする.

 $x \leq \mathbf{8KB}$ 

GDR による GPU 間直接通信

 $\mathbf{8KB} < x \leq \mathbf{256KB}$ 

一度ホストにデータをコピーし,その後 GDR を用い てリモートの GPU ヘデータを書き込む

 $\mathbf{256KB} < x$ 

ローカルホストヘデータ転送,ホスト間のメッセージ パッシング,リモートノードでのホストからデバイス へのデータ転送という3つの通信をパイプラインで処 理する

本来 QPI を経由する通信は性能が大きく低下してしま うが、プロトコルスイッチによって 512KB からはホスト メモリを経由した通信となるため「MV2GDR-QPI」の性 能は「MV2GDR」と同様になっている.つまり、QPI を 経由したことによる性能低下は、デバイス間の PCIe によ る通信の場合だけであり、QPI を超えたホストメモリのア クセスはわずかな性能低下にとどまるということである. MV2GDR は、実行時の環境変数でホスト経由の通信を行 うようにするデータサイズを切り替えることができ、我々



図5 3次元配列における袖領域のアクセスパターン



図 6 3次元配列における Ping-Pong 通信の性能.縦軸はバンド幅, 横軸は通信対象である 3 次元配列のサイズを示す.データサ イズは N<sup>3</sup> の 3 次元配列の 1 面 (N × N × 8 Byte) である.

のこれまでの調査により、GDR のみで通信するデータサ イズを 8KB,以降はホストメモリを経由した通信とする のが最適であることがわかっている。これを施し、通信性 能を最適化したのが同図の「MV2GDR-QPI-Tuned」であ る。本稿では今後、QPI を経由する MV2GDR の通信には 前述の「MV2GDR-QPI-Tuned」を用いる。

次に、3次元配列の袖領域通信の基礎性能評価を行う. 図5に3次元配列における袖領域のアクセスパターンを 示す.3次元配列では、jk-平面はメモリアドレスが連続す る Block アクセス, ik-平面は N 要素の連続転送が  $N \times N$ 周期で現れる Block Stride アクセス, ij-平面は1要素の転 送が N 周期で現れる Stride アクセスとなる. 一般的に, Block Stride 転送や Stride 転送は細粒度の転送を何度も 行う必要があるため、転送効率が非常に悪い. そのため、 InfiniBand 上の MPI では、バッファとして用いる配列に データを Packing し、相手ノードにそのバッファを転送し た後に、Unpackingをすることで転送の効率を上げている. TCA/PEACH2 では, Block Stride 転送に Chained DMA を用いることで、Pack/Unpack が必要なくなり、高い性能 が得られる。一方, Stride 転送に関しては, Chained DMA を用いたとしても性能低下が避けられないため, MPIと同 様, Pack/Unpack を用いた方がよいことが既存研究でわ かっている [12].

図 6 に、サイズ N<sup>3</sup> の 3 次元配列における各面のデー タを隣接ノード間の GPU 間で通信するパターンを想定 し、これを Ping-Pong 通信として実施した場合の性能を示 す.連続アドレスデータ (jk平面)の Block 転送について, TCA/PEACH2 はサイズが小さい場合においても非常に高 いバンド幅を示しており,TCA/PEACH2 と MV2GDRの 性能は,  $N = 320 \sim 384$  で逆転する.一方,TCA/PEACH2 の非連続アドレスデータ (ik平面)の Block Stride 転送は, N = 384 まで Block 転送とほぼ同等の通信性能を保ってい る.これより,PEACH2の DMAC に搭載しているハード ウェア Block Stride 機能が非常に有用であることがわかる. 一方,MV2GDR は同じ非連続アドレスデータ転送では, Pack/Unpack を行う必要があるため Block 転送に比べ性 能が低く, $N = 512 \sim 576$  まで TCA/PEACH2の性能が 優位である.非連続アドレスデータ(ij平面)の Stride 転 送では,ともに Pack/Unpack を行うため, $N = 448 \sim 512$ で TCA/PEACH2 と MV2GDR の性能が逆転する.

# 5. TCA/InfiniBand ハイブリッド通信

本章では, TCA と InfiniBand によるハイブリッド通信 を提案する.

#### 5.1 ハイブリッド通信の概要

TCA は GPU 間の低レイテンシ通信を実現するが, PEACH2 実装を用いた TCA/PEACH2 の適用範囲は PCIe 等のハードウェアの制約や実装効率の面で数十ノードを一 組とするサブクラスタを構成するにとどまる。しかしなが ら、より大きな問題やサイズに対応するために、サブクラ スタを跨いだ通信が必要となる。一方で、システム内のす べてのノードを InfiniBand によってフラットに接続するこ とは想定として自然であり、 TCA は InfiniBand によるク ラスタにおけるローカルな通信を加速するネットワークと 捉えることができる (そのローカルな高速通信が可能な単 位がサブクラスタである). そこで, 高いバンド幅やスケー ラビリティを持つ InfiniBand ネットワークに,局所的な通 信に対して低レイテンシ通信を実現する TCA を加えるこ とによって、システムスケーラビリティを向上させ、また InfiniBand のみの場合を上回る通信性能を実現することを 目的としたハイブリッド通信を実現する. これは、単に2 つの通信路を束ねて全体のバンド幅を向上させるだけでは なく、それぞれの通信の特徴に応じたチャネルを選択する ことで,全体の通信性能を向上させることが目的である. 具体的には、ステンシル計算における袖領域交換などにお いて, TCA と InfiniBand の通信がそれぞれを補完しあう ことで全体の通信性能が向上することが期待できる.

また,ハイブリッド通信はサブクラスタを跨いだ集団通 信においても有効であると考えられる.松本らは,TCA/-PEACH2によるサブクラスタ内における集団通信を実装 し評価を行っている [20], [21].アプリケーションの強ス ケーリングにおいて,集団通信の各メッセージサイズが小 さくなることは,InfiniBandでのボトルネックの一つとな

る. TCA/PEACH2では、強スケーリングした際の短メッ セージサイズでも高い性能が得られる.そこで、PEACH2 通信と InfiniBand 通信を階層的に用い、TCA/PEACH2 によるサブクラスタ内通信と InfiniBand によるサブクラ スタ間通信を組み合わせることで、各サブクラスタ内では TCA の低レイテンシ通信を活かし、最終的にはサブクラ スタ間の InfiniBand での高バンド幅を活用することによ り、全体として高速な通信を行えることが期待できる.こ のような階層的な高速集団通信は、単に InfiniBand のバン ド幅を増やすだけでは実現できず、InfiniBand ネットワー クに TCA/PEACH2 を加えることによるハイブリッド通 信によって実現できる.

## 5.2 ハイブリッド通信による袖領域交換

ハイブリッド通信による袖領域交換については文献 [22] に詳しいが、ここではその概要を説明する、4章より、 TCA/PEACH2 と InfiniBand 経由の通信はデータサイズ や通信パターンによって性能特性が異なることがわかった. そのため、単純に TCA/PEACH2 通信では通信できない相 手に対して MV2GDR の通信を用いるだけでは、多くの場 合において通信性能のバランスが取れず、全体の性能向上 が見込まれない、そこで、ハイブリッド通信による袖領域 交換では,通信パターンによって TCA/PEACH2 または MV2GDR の通信を適宜選択し、PEACH2 と InfiniBand の特徴を活かした通信を行うことを考える。3次元配列で は図 5 より, jk-平面は Block 通信, ik-平面は Block Stride 通信, ij-平面は Stride 通信となっている。本稿では、ハイ ブリッド通信を行うにあたって、データの分割サイズと通 信パターンを議論するために 2 次元分割までを対象とす る. この場合, 通信パターンは Block 通信と Block Stride 通信のみとなる.3次元配列の場合3通りの分割パターン が存在するが、4 章の基礎性能より、TCA に Block Stride 通信, MPI に Block 通信を割り当てるのが最適である。こ れによって、袖領域交換中に Pack/Unpack が必要なくな り、最小限のオーバヘッドで通信することが可能になる。

## 5.3 XACC におけるハイブリッド通信の実装

本節では、3.1 節で説明した XACC による袖領域交換を 行うための指示文 reflect\_init と reflect\_do に対して、提 案するハイブリッド通信を適用した実装について述べる.

## reflect\_init 指示文

reflect\_init 指示文は、袖領域交換の通信を設定する指示文である.ハイブリッド通信では、前述のとおり、通信方向の特性に応じて TCA または MPI の通信を割り当てる.そのために、XACC の言語処理系から reflect が対象とする配列の情報を手に入れ、各通信方向に対する行数、ブロック長、ギャップ長から通信パターンを判別する.判



図7 Broadcast 通信のアルゴリズム

別した通信の種類によって、TCA または MPI の API を用 いて通信の設定を行う. PEACH2 による通信では、ネッ トワーク形状が基本的にトーラス結合であることから、同 じ通信方向に異なる PEACH2 からのパケットが流れる時、 または複数の PEACH2 から同時にパケットを受信した時 にパケットの衝突が発生する. この衝突によって、通信路 のバンド幅が低下することがわかっている [6]. 袖領域交 換の通信パターンでは、後者の衝突が発生する可能性があ る. そのため本実装では、一度に複数の PEACH2 からパ ケットを受信することがないように、通信するノードを次 元ごとに pairwise して、ノードごとに DMA のディスクリ プタを連結する順番を制御する. 一方、MPI 通信は常に InfiniBand のフラットスイッチを経由して通信が行われる ため、このような衝突は発生しない. MPI で通信は、非同 期 Send/Recv 通信を用いる.

## reflect\_do 指示文

**reflect\_do** 指示文は,袖領域交換の通信を実際に実行 するための指示文である.まず,Stride 通信がある場合, 通信の前後に Pack/Unpack が実行される.そして,**reflect\_init** 指示文で設定した通信を,**MPI\_Startall()** お よび **tcaDMAStart()** 関数で MPI の Send/Recv 通信, TCA の DMA 通信を開始する.これらは非同期通信であ るため,**MPI\_Waitall()** および **tcaDMAWaitRecv()** 関数でそれぞれの通信の完了を待つ.

## 5.4 ハイブリッド通信による Broadcast 通信

本節では、Broadcast 通信に対してサブクラスタを跨い だハイブリッド通信を適用することについて述べる.本稿 では、Broadcast の通信アルゴリズムとして**図 7**のように log<sub>2</sub> p (p はプロセス数を示す)ステップで通信が完了する アルゴリズムを用いる.図7では、8つのプロセスが2つ のサブクラスタに属している.これらのサブクラスタ間で は TCA による通信ができないため、Step 1 では MPI を用 いて Root プロセスである Rank0 から Rank4 にデータを 転送する.データを受け取ったプロセスは、以降のステッ

## 情報処理学会研究報告

IPSJ SIG Technical Report



図8 Allgather 通信のアルゴリズム: Recursive doubling

プでは Root プロセスのように他のプロセスにデータを転送する. Step 2 以降は TCA による通信が可能な領域となり,本実装では Chained DMA 機構を用いて, DMA 通信を1回だけ発行することで通信が完了するようにしている.

#### 5.5 ハイブリッド通信による Allgather 通信

本節では、Allgather 通信に対してサブクラスタを跨い だハイブリッド通信を適用することについて述べる。Allgather にはいくつかの通信アルゴリズムが存在するが、本稿 では通信路のバンド幅を最大限利用するために「Recursive Doubling」アルゴリズムを用いる. 図8に Allgather の通 信アルゴリズムを示す。これより、自ノードとデータを 交換するプロセスとの距離はステップが進むごとに倍に なっていく. 同様に, Recursive Doubling アルゴリズムで は、交換されるデータのサイズもステップが進むごとに倍 になっていく、つまり、最初の数ステップはデータサイズ が小さく、低レイテンシ通信が必要となり、後半のステッ プではデータサイズ非常に大きくなるため, 高いバンド 幅が必要になる。そこで本稿における実装では、ハイブ リッド通信の性能を最大限に発揮するために、前半のス テップは TCA による低レイテンシ通信,最終ステップの み InfiniBand による高バンド幅通信を割り当てることとす る. 最終的には, InfiniBand によるサブクラスタを跨いだ 通信によって、全てサブクラスタ内のプロセスとデータを 交換することが出来る.

## 6. 性能評価

本章では、姫野ベンチマークを用いて、隣接ノード間の 袖領域交換を TCA のみ (TCA/PEACH2), MV2GDR の み (MPI/InfiniBand), ハイブリッド通信で行い,実行性 能を比較する.評価はデータサイズを固定し,分割方法お よびノード数を変化させた強スケーリングを行う.姫野ベ ンチマークの XACC によるソースコードは文献 [10] に示 されている. OpenACC コンパイラとして,筑波大学の田 渕らが開発している Omni OpenACC Compiler[23] を用い る.データの分割は 2 次元分割までとし,すべての通信が



図9 姫野ベンチマーク:データサイズ Small



図10 姫野ベンチマーク:データサイズ Middle

1 ホップで完了する分割の組み合わせとする.集団通信の Broadcast および Allgather については,現在 XACC に対 してハイブリッド通信を適用する実装を行っているため, 本稿の評価では Hand-coding で作成したプログラムを用 いて MV2GDR に対するハイブリッド通信の性能評価を行 う.評価には4章と同様に HA-PACS/TCA を用いる.本 稿におけるハイブリッド通信では,サブクラスタ内で仮想 的にグループを分割することで,サブクラスタを跨いだ通 信を再現する.本来は複数のサブクラスタを利用し,本当 に TCA 通信が分離された状況で実験すべきであるが,実 験環境の制約により,ここではサブクラスタが「仮想的に」 さらに小さいサブクラスタで構成されている想定で最大 16 ノードまでの実験を行う.

#### 6.1 姫野ベンチマークの評価

本評価の問題サイズは Small ( $64 \times 64 \times 128$ ), Middle ( $128 \times 128 \times 256$ ) とする.分割(i, j, k) は図 5 に対応 している.本評価には、i方向とj方向を分割し、k方向 は分割せず常に 1 とする.5.2 節で述べたように、MPI と TCA の通信特性からi方向(Block アクセス)の通信を MV2GDR,j方向(Block Stride アクセス)の通信を TCA に割り当てる.i方向の MV2GDR の通信がサブクラスタ 間の通信に当たる.また、姫野ベンチマークではイテレー ションの最後にノード間でスカラーの Allreduce が必要で

#### 情報処理学会研究報告

IPSJ SIG Technical Report



図 11 サブクラスタの分割とプロセスマッピング.数字は Rank 番号,各色のグループは仮想的に分割したサブクラスタを示している.仮想的に分割したサブクラスタ間では TCA 通信を一切行わない.

あるが、本評価ではすべての通信パターンにおいて、一度 ホストヘデータをコピーし、MPI\_Allreduce()を使って データを更新する.そのため、袖領域交換の性能だけが全 体の性能に影響することになる.

**図 9, 図 10** にそれぞれ問題サイズ Small, Middle の 実行性能を示す.図 10の問題サイズ Middle では,通信 データサイズはたかだか 256KB であり, TCA が有効な データの範囲である. このため, TCA を用いた時の性能 が MV2GDR に対して高いことが示されている。ハイブ リッド通信では、分割(2,8,1)において MV2GDR より も高速であり、分割(2,4,1)においては MV2GDR だけ でなく TCA のみの通信よりも高速な結果が得られた。こ の2つの分割方法に共通することは、全体の通信量のなか で Block Stride 通信が 8~9 割を占めていることである. MV2GDR のみの通信に対して, Pack/Unpack が必要ない こと、Block Stride 通信が優位なデータサイズであること が影響し、性能向上が得られたと考えられる。図9の問題 サイズ Small は,通信サイズが最大で 64KB であり,分割 (2, 8, 1) において MV2GDR に対して TCA は 70%の性能 向上が得られた. ハイブリッド通信は, 問題サイズ Middle でもあったように Block Stride 通信の割合が多い分割方法 を選択することで TCA のみの通信には及ばないものの、 MV2GDR に対しては最大で 40%の性能向上が得られた.

#### 6.2 Broadcast の評価

本節では、ハイブリッド通信を適用した Broadcast 通信 について MV2GDR の MPL\_Bcast() 関数との性能比較を 行う.評価には8ノードおよび 16ノードを用いて、図 11 のように2つのサブクラスタに分割した環境で評価を行う. Broadcast では、TCA および MPI の通信は常に Block 転 送となり、各通信ステップにおける通信データサイズは常 に一定である. Root プロセスは共に Rank0 とする.

図 12 および図 13 に, それぞれ 8 ノード, 16 ノード における Broadcast の通信時間と, MV2GDR に対するハ イブリッド通信の相対性能を示す. グラフでは通信時間



図 12 Broadcast:8ノード



**図 13** Broadcast: 16 ノード

の差が小さいように見えるが、左辺の縦軸が log スケール で表示されているためで、実際の通信時間の差は見た目 以上に大きい. そこで, MV2GDR 通信に対する Hybrid 通信の相対性能を折れ線で表現し、グラフの右辺の縦軸 に値を示す。相対性能が1.0より大きい場合は、ハイブ リッド通信が MV2GDR に対して高速であることを示し ている.図 12 より,8ノードの時は,MV2GDR に対し て最大 21%の性能向上が得られている。しかしながら、 2KB~8KBのデータサイズにおいて,相対性能が1.0よ り低くなっている. これは4節で述べた MV2GDR のプロ トコルスイッチが関係していると考えられる。ハイブリッ ド通信における MV2GDR の通信は,8KB までは GDR 機 能を用いた InfiniBand 経由による GPU 間直接通信を行 い、それ以上のデータサイズではホスト経由の通信に切り 替えを行っている. このため,図4より,特に8KBにおい て「MV2GDR-QPI-Tuned」の性能は「MV2GDR」の性能 に対して非常に低いことが分かる。同様に、MV2GDRの MPI\_Bcast() 関数内でも異なるプロトコルスイッチが起 きている可能性がある. このために, 2KB~8KB におい てハイブリッド通信の相対性能が低下したと考えられる. 図 12 のデータサイズが 512KB より大きい時は、TCA と MV2GDR の性能分岐点を超えてしまい、MV2GDR に対 する TCA の優位性が無いため相対性能が 1.0 を下回って いる.

#### 情報処理学会研究報告

**IPSJ SIG Technical Report** 

図 13 の 16 ノードの結果は、8 ノードの結果と同様な傾 向となり、MV2GDR に対して最大 14%の速度向上が得ら れている。しかしながら、8 ノードの Broadcast に対して、 16 ノードで得られる速度向上率が小さい. この原因とし て、TCA 通信のホップ数の増加が影響していると考えられ る. 16 ノードのハイブリッド通信を用いた Broadcast は 4 ステップ (= log<sub>2</sub>16) の通信で構成されており, Step 1~3 は TCA の通信, Step 4 は MV2GDR の通信となる. Step 1~2の TCA 通信は隣接ノードへの DMA 転送となるが、 Step 3の TCA 通信は 2 つ先にノードへの DMA 転送とな る. そのため、1 ホップにつき 0.3 ~ 0.4 µsec 程度 TCA の レイテンシが増加し、特にデータサイズが小さい時に性能 低下を招く可能性がある. そこで、サブクラスタ間だけで はなくサブクラスタ内で TCA のホップ数が増加する通信 を MV2GDR に割り当てることによってより性能が向上す る可能性がある.16ノードよりも大きい環境ではよりホッ プ数が増加するため、このような通信の割り当ての最適化 をする必要があると考えられるため、今後の課題とする.

#### 6.3 Allgather の評価

本節では、ハイブリッド通信を適用した Allgather 通信 について MV2GDR の MPI\_Allgather() 関数との性能比 較を行う. Broadcast と同様に 8 ノードおよび 16 ノードを 用いて,図11のように2つのサブクラスタに分割すること を想定する。Allgather では通信ステップが増えるたびに 通信データサイズは倍になり、最終的に全ノードで共有す るデータサイズは「Date Size × Number of Process」とな る. また、PEACH2のハードウェアの制限により、ハイブ リッド通信ではスカラー値の Allgather を実行できないた め, Double Precision 2 要素 (16 Byte) の Allgather から 評価を行う.図 14 および図 15 に,それぞれ 8 ノードおよ び16ノードにおける Allgather の通信時間と, MV2GDR に対するハイブリッド通信の相対性能を示す. グラフは, Broadcast と同様に左辺の縦軸が log スケールの通信時間, 右辺の縦軸が相対性能を示している。相対性能は1.0より 大きい場合は、ハイブリッド通信が MV2GDR に対して高 速であることを示している.図14より、ハイブリッド通 信は 1KB ~ 4KB を除き 32KB まで MV2GDR に対して 高い性能を示しており、最大で 46%の性能向上が得られ た. 同様に図 15 より, ハイブリッド通信は 512B~1KB を除き 16KB まで MV2GDR に対して高い性能を示し、 最大で 40%の性能向上が得られた。1KB ~ 4KB または 512B~1KBで一時的に性能が低下する原因は, Broadcast と同様に MV2GDR のプロトコルスイッチが関係している と考えている。8 ノードおよび 16 ノードにおいて、最終的 に MV2GDR に対するハイブリッド通信の相対性能が 1.0 より小さくなるデータサイズはそれぞれ 64KB, 32KB であ る. このとき, 最終的に全プロセスで共有されるデータサイ



図 14 Allgather:8ノード



図 15 Allgather: 16 ノード

ズはともに 512KB (= 64*KB*×8*nodes*, 32*KB*×16*nodes*) となり, MV2GDR に対して TCA に優位性があるデータサ イズを超えてしまうため,相対性能が 1.0 より小さくなっ たと考えられる.

#### 6.4 ハイブリッド通信についての考察

本研究の端緒は、TCA を用いたクラスタにおいて、より 大きな問題やシステムサイズに対応するためにサブクラス タを跨いだ通信が必要となることから, TCA と InfiniBand によるハイブリッド通信を提案し評価することであった. サブクラスタ間を接続する通信ネットワークは InfiniBand のみに頼らざるを得ないが、姫野ベンチマークの評価の結 果, TCA 通信では Block Stride 通信が有効であり, ハイブ リッド通信の性能に大きく影響している。一方で、集団通 信である Broadcast と Allgather にハイブリッド通信を適 用したところ、最大で46%の性能向上を達成することがで きた. これらの評価から TCA+InfiniBand ハイブリッド通 信について要約すると、2つの利点があることがわかった。 第一に、通信の特性に合わせて異なるネットワークの通信 を同時に実行することで、全体の通信性能が向上する。第 二に、データサイズが小さい時に有効な TCA の低レイテ ンシ通信と、データサイズが大きい時に有効な高バンド幅 の InfiniBand 通信を, 集団通信のようにデータサイズに応 じて異なる通信ステップで適宜選択することで、全体の通

信性能が非常に高くなる.前者は、2つのネットワークに よって全体のバンド幅が向上することによって実現し、後 者は、InfiniBand ネットワークの中に局所的な TCA ネッ トワークが存在する階層的なネットワークによって実現で きる.

また,本研究では XACC コンパイラ及びランタイムラ イブラリにハイブリッド通信を適用することにより, 煩雑 になりがちな袖領域交換のハイブリッド通信を同言語の指 示文だけで記述できるようにした.このような典型的な通 信パターンを容易に記述することができ,生産性と性能向 上を両立することが可能であることがわかった.

# 7. 関連研究

GPUDirect では、コモディティネットワークの Infini-Band と NVIDIA の Kepler アーキテクチャを搭載した GPUにより, GPU間直接通信を実現している [24]. これ を MPI のインタフェースに適用したものとして、オハイ オ州立大学の MVAPICH2-GDR がある [17]. PEACH2 で も同様に GDR を用いた通信をするが, InfiniBand の通信 には HCA 間の通信には PCIe とは異なるプロトコルを用 いている.一方, PEACH2 は PCIe のパケットをそのま ま利用できるのでプロトコル変換のオーバヘッドがなく, InfiniBand の GDR に比べて低いレイテンシで通信が可能 である. ハイブリッド通信でも InfiniBand を用いるが, す べての通信が必ずしも InfiniBand を経由することはない ので、オーバヘッドは低減される. また、InfiniBand を 用いた通信では、Block Stride 転送のような細粒度の転送 を何度も行う必要がある場合,通信の効率を上げるため に Pack/Unpack が必要である。一方, PEACH2 における 通信ではハードウェア Block Stride 機能を用いることで、 Pack/Unpack を行うことなく高速に転送することが可能 である.

NVIDIA 社が提供する NVLink[25] は, ノード内の GPU 間を直接結合する技術である.現在の実装は, PCIe Gen3 に基づいているが, 今後専用の通信バスを提供することで さらに効率のよい GPU 間直接通信が可能になると言われ ている.これは, 我々が提案してきた TCA コンセプトで あり,これまで HA-PACS/TCA で実証してきたことは意 義があるものであるといえる.また, NVLink はノード内 の GPU 間通信を加速するものであり,ノード間の通信には 今までどおり, InfiniBand などのコモディティネットワー クを併用することが考えられる.このことからも,我々が 提案しているハイブリッド通信は意義のあるものであると 考えられる.

# 8. 結論

本研究では, TCA/PEACH2 におけるサブクラスタを跨 いだ通信を実現するために, TCA/PEACH2 と InfiniBand によるハイブリッド通信を提案し、実装を行った.そし て、多次元ステンシル計算における袖領域交換の通信や Broadcast, Allgather といった集団通信に対してハイブ リッド通信を適用し評価を行った.その結果, InfiniBand を用いた MVAPICH2-GDR に対して、姫野ベンチマーク では最大 40%, Broadcast では 21%, Allgather では 46%の 性能向上を達成した.また、アクセラレータ向け並列言語 である XcalableACC のコンパイラ及びランタイムライブ ラリに対して、ハイブリッド通信を適用する実装を行い、 ハイブリッド通信における複雑なプログラミングのコスト を軽減することができた.

今後の課題として、袖領域交換の通信や集団通信に対し て実際に複数のサブクラスタを跨いた16ノードより大き い環境での評価を行う.また、今回実装できていない集団 通信を XcalableACC に適用することや、通信の最適化を 行う.さらに、実際のアプリケーションに対して、ハイブ リッド通信を適用した XcalableACC による記述と性能評 価を行う.

**謝辞** 本研究の一部は、JST-CREST 研究領域「ポスト ペタスケール高性能計算に資するシステムソフトウェア技 術の創出」,研究課題「ポストペタスケール時代に向けた演 算加速機構・通信機構統合環境の研究開発」による.また, 筑波大学計算科学研究センターの学際共同利用プロジェク ト研究課題「メニーコアおよび演算加速機構を持つクラス タシステム向け並列プログラミング言語の開発と評価」お よび研究課題「密結合演算加速機構アーキテクチャに向け たアプリケーションの開発と性能評価」による.

## 参考文献

- [1] TOP500 Supercomputer Sites. http://top500.org/.
- [2] HPCI技術ロードマップ白書 2012 年 3 月.
  http://open-supercomputer.org/wp-content/ uploads/2012/03/hpci-roadmap.pdf.
- [3] 塙敏博,児玉祐悦,朴泰祐,佐藤三久. Tightly Coupled Accelerators アーキテクチャに基づく GPU クラスタの構築と性能予備評価. 情報処理学会論文誌. コンピューティ ングシステム, Vol. 6, No. 4, pp. 14–25, Oct. 2013.
- [4] 藤井久史,藤田典久,塙敏博,児玉祐悦,朴泰祐,佐藤三久, 藏増嘉伸, MikeClark. GPU 向け QCD ライブラリ QUDA の TCA アーキテクチャ実装の性能評価. 情報処理学会研 究報告 (ハイパフォーマンスコンピューティング), Vol. 2014-HPC-145, No. 43, pp. 1–9, Jul. 2014.
- [5] N. Fujita, H. Fujii, T. Hanawa, Y. Kodama, T. Boku, Y. Kuramashi, and M. Clark. QCD Library for GPU Cluster with Proprietary Interconnect for GPU Direct Communication. In 12th The International Workshop on Algorithms, Models and Tools for Parallel Computing on Heterogeneous Platforms (HeteroPar2014) in conjunction with Euro-Par2014, Aug. 2014.
- [6] 藤井久史, 塙敏博, 児玉祐悦, 朴泰祐, 佐藤三久. GPU 向 け FFT コードの TCA アーキテクチャによる実装と性能 評価. 情報処理学会研究報告(ハイパフォーマンスコン ピューティング), Vol. 2015-HPC-148, No. 12, pp. 1–9,

- [7] J. Lee and M. Sato. Implementation and Performance Evaluation of XcalableMP: A Parallel Programming Language for Distributed Memory Systems. In *Third In*ternational Workshop on Parallel Programming Models and Systems Software for High-End Computing (P2S2), pp. 413–420, Sep. 2010.
- [8] M. Nakao, J. Lee, T. Boku, and M. Sato. Productivity and Performance of Global-View Programming with XcalableMP PGAS Language. In *Proceedings of the 2012 12th IEEE/ACM International Symposium on Cluster, Cloud and Grid Computing (CCGrid 2012)*, CCGRID '12, pp. 402–409, 2012.
- [9] OpenACC. http://www.openacc-standard.org/.
- [10] 田渕晶大, 村井均, 朴泰祐, 佐藤三久. XcalableMP と OpenACC の統合による GPU クラスタ向 け並列プログラミングモデル. 情報処理学会研究報告(ハイ パフォーマンスコンピューティング), Vol. 2014-HPC-145, No. 39, pp. 1–7, Jul. 2014.
- [11] 中尾昌広, 村井均, 下坂健則, 田渕晶大, 塙敏博, 児玉祐悦, 朴泰祐, 佐藤三久. XcalableACC:OpenACC を用いたアクセラレータクラス タのための PGAS 言語 XcalableMP の拡張. 情報処理学 会研究報告 (ハイパフォーマンスコンピューティング), Vol. 2014-HPC-146, No. 7, pp. 1–11, Sep. 2014.
- [12] 塙敏博, 児玉祐悦, 藤井久史, 朴泰祐, 佐藤三久. HA-PACS/TCA システムにおけるマルチノード GPU 間通信 性能評価. 情報処理学会研究報告 (計算機アーキテクチャ), Vol. 2014-ARC-208, No. 20, pp. 1–8, Jan. 2014.
- [13] T. Hanawa, Y. Kodama, T. Boku, and M. Sato. Interconnection Network for Tightly Coupled Accelerators Architecture. In *IEEE 21st Annual Symposium on High-Performance Interconnects (HOT Interconnects 21)*, pp. 79–82, Aug. 2013.
- [14] T. Hanawa, Y. Kodama, T. Boku, and M. Sato. Tightly Coupled Accelerators Architecture for Minimizing Communication Latency among Accelerators. In *The Third International Workshop on Accelerators and Hybrid Exascale Systems (AsHES) in conjunction with IEEE* 27th International Parallel and Distributed Processing Symposium (IPDPS), pp. 1030–1039, May 2013.
- [15] Altera Corporation. Stratix IV Device Handbook. http://www.altera.co.jp/literature/ lit-stratix-iv.jsp.
- [16] 朴泰祐, 佐藤三久, 塙敏博, 児玉祐悦, 高橋大介, 建部修 見, 多田野寛人, 藏増嘉伸, 吉川耕司, 庄司光男. 演算加速 装置に基づく超並列クラスタ HA-PACS による大規模計 算科学. 情報処理学会研究報告 (ハイパフォーマンスコン ピューティング), Vol. 2011-HPC-130, No. 21, pp. 1–7, Jul. 2011.
- [17] NVIDIA Corporation. NVIDA GPUDirect. https:// developer.nvidia.com/gpudirect.
- [18] MVAPICH2: A High Performance MPI Library for NVIDIA GPU Clusters with InfiniBand. http://on-demand.gputechconf. com/gtc/2013/presentations/ S3316-MVAPICH2-High-Performance-MPI-Library. pdf.
- [19] MVAPICH2-GDR 2.0 README. http://mvapich.cse.ohio-state.edu/static/ media/mvapich/MV2-GDR-README.txt.
- [20] 松本和也, 塙敏博, 児玉祐悦, 藤井久史, 朴泰祐. 密結合並列演算加速機構 TCA を用いた GPU 間直接通信 による Collective 通信の実装と予備評価. 情報処理学会研 究報告(ハイパフォーマンスコンピューティング), Vol.

2014-HPC-147, No. 23, pp. 1–10, Dec. 2014.

- [21] K. Matsumoto, T. Hanawa, Y. Kodama, H. Fujii, and T. Boku. Implemention of CG method on GPU cluster with proprietary interconnect TCA for GPU direct communication. In The Fifth International Workshop on Accelerators and Hybrid Exascale Systems (AsHES 2015) in conjunction with 2015 IEEE International Parallel and Distributed Processing Symposium (IPDPS 2015), pp. 647–655, May 2015.
- [22] 小田嶋哲哉, 塙敏博, 児玉祐悦, 朴泰祐, 村井均, 中尾昌広, 佐藤三久. HA-PACS/TCA における TCA および Infini-Band ハイブリッド通信. Vol. 2014-HPC-147, No. 32, pp. 1–8, Dec. 2014.
- [23] A. Tabuchi, M. Nakao, and M. Sato. A Source-to-Source OpenACC Compiler for CUDA. In 11th The International Workshop on Algorithms, Models and Tools for Parallel Computing on Heterogeneous Platforms (HeteroPar2013) in conjunction with Euro-Par2013, Vol. 8374, pp. 178–187, 2013.
- [24] Mellanox Technologies: Mellanox OFED GPUDirect. http://www.mellanox.com/page/products\_dyn? product\_family=116.
- [25] NVIDIA NVLINK HIGH-SPEED INTERCONNECT. http://www.nvidia.com/object/nvlink.html.