# 共有メモリマルチプロセッサシステム上での 粗粒度タスク並列処理

## 笠 原 博 徳<sup>†</sup> 小 幡 元 樹<sup>†</sup> 石 坂 一 久<sup>†</sup>

本論文では,共有メモリ型マルチプロセッサシステム上での粗粒度タスク並列処理のワンタイム・シ ングルレベルスレッド生成を用いた実現方式について提案する.粗粒度タスク並列処理は,現在のルー プ並列性の限界を超え,シングルチップマルチプロセッサからハイパフォーマンスコンピュータに至 る広範囲のマルチプロセッサシステムの性能改善のために,重要な技術である.提案する粗粒度タス ク並列処理実現手法では,まずFortranプログラムを粗粒度タスクに分割し,最早実行可能条件解析 を用いてタスク間の並列性を解析した後,スタティックに粗粒度タスクをプロセッサに割り当てるか, 実行時に粗粒度タスクをプロセッサに割り当てるダイナミックスケジューリングコードを埋め込んだ OpenMP 並列化 Fortranプログラムを生成する.生成される OpenMP 並列化プログラムでは,階層 的に粗粒度タスクをプロセッサに割り当てるダイナミックスケジューリングコードを埋め込んだ OpenMP 並列化 Fortranプログラム降生成する.生成される OpenMP 並列化プログラムでは,階層 的に粗粒度タスクが列処理を,プログラム開始時の一度だけのスレッド fork と,終了時の一度だけの join で低オーバへッドで実現できる.本論文では,提案手法の有効性を8プロセッサからなる共有メ モリマルチプロセッサ IBM RS6000 SP 604e High Node 上で評価する.本評価では,Perfect Club Benchmarks における ARC2D, SPEC 95fp の SWIM,TOMCATV,HYDRO2D,MGRIDを 用い,提案する粗粒度タスク並列処理方式で生成した OpenMP コードを IBM XL Fortran compiler でコンパイルする.評価の結果,8プロセッサを用いた場合,提案する粗粒度並列処理手法は,XL Fortran 単独によるループ自動並列化性能を 1.5 から 3 倍改善できることが確認できた.

## Coarse Grain Task Parallel Processing on a Shared Memory Multiprocessor System

HIRONORI KASAHARA,<sup>†</sup> MOTOKI OBATA<sup>†</sup> and KAZUHISA ISHIZAKA<sup>†</sup>

This paper proposes an implementation method named "one-time single level thread generation" for a coarse grain task parallel processing scheme on an off the shelf shared memory multiprocessor system. The coarse grain task parallel processing is important to improve the effective performance of wide range of multiprocessor systems from a single chip multiprocessor to a high performance computer beyond the limit of the loop parallelism. The proposed scheme decomposes a Fortran program into coarse grain tasks, analyzes parallelism among tasks by "Earliest Executable Condition Analysis" considering control and data dependencies, statically schedules the coarse grain tasks to processors or generates dynamic task scheduling codes to assign the tasks to processors and generates OpenMP Fortran source code for a shared memory multiprocessor system machine. The thread parallel code using OpenMP generated by OSCAR compiler forks threads only once at the beginning of the program and joins only once at the end even though the program is processed in parallel based on hierarchical coarse grain task parallel processing concept. The performance of the proposed scheme is evaluated on a 8-processor shared memory multiprocessor system machine, IBM RS6000 SP 604e High Node, using a newly developed OpenMP backend of OSCAR multigrain compiler. The evaluation shows that OSCAR compiler with IBM XL Fortran compiler gives us 1.5 to 3 times larger speedup than native IBM XL Fortran compiler for SPEC 95fp SWIM, TOMCATV, HYDRO2D, MGRID and Perfect Benchmarks ARC2D.

#### 1. はじめに

Doall, Doacrossのようなループ並列化技術は,マ ルチプロセッサシステム用の並列化コンパイラで広く

† 早稲田大学 Waseda University 用いられてきた<sup>1),2)</sup>.GCD や Banerjee の inexact お よび exact test<sup>1),2)</sup>,OMEGA test<sup>3)</sup>,シンボリック 解析<sup>4)</sup>,セマンティック解析などの様々なデータ依存 解析<sup>5),6)</sup>や,アレイプライベタイゼーション<sup>7)</sup>,ルー プ分割,ループ融合,ストリップマイニング,ループ インタチェンジなど<sup>8),9)</sup>のプログラムリストラクチャ リング技術により,多くの Do ループが並列化可能で ある.

たとえば, Polaris コンパイラ<sup>10)~12)</sup>は, サブルー チンのインライン展開, シンボリック伝搬, アレイ プライベタイゼーション<sup>7),11)</sup>, 実行時データ依存解 析<sup>12)</sup>によってループ並列性を抽出する.SUIF コンパ イラ<sup>13)~15)</sup>は, インタプロシージャ解析, ユニモジュ ラ変換, データローカリティ<sup>16),17)</sup>に関する最適化など を用いてループを並列処理する.しかし, 従来のルー プ並列化技術では,複雑なループキャリド依存や, ルー プ外へ飛び出す条件分岐などが存在する場合, 効率的 な並列処理ができないという問題点が依然存在する.

また最近,メモリとプロセッサの速度差が徐々に 大きくなっており,ループ並列化に加え,Blocking, Tiling, Padding, Localization などのプログラムリ ストラクチャリング技術を用いたデータローカリティ 最適化に関する研究が重要になっている<sup>16),18)~21)</sup>.

したがって,今後のマルチプロセッサシステムの性 能改善のためには,データ依存解析,投機実行などの いっそうの高度最適化に加え,サブルーチン・ループ 間などのこれまで自動並列化コンパイラでは抽出され ていなかった粗粒度並列性を,キャッシュの有効利用 も考慮しつつ用いる必要がある.

Parafrase2 をベースとした NANOS コンパイ ラ<sup>22),23)</sup>は,拡張した OpenMP API<sup>24),25)</sup>によって 粗粒度並列性を含むマルチレベル並列性を抽出しよう としている.このマルチレベル並列性を利用するため の OpenMP API の独自拡張としては, 生成された 並列スレッドをグルーピングする GROUPS クロー ズや,グルーピングされたスレッドをプログラム中 の指定した部分に割り当てる ONTO クローズなどが 検討されている<sup>26)</sup>. PROMIS コンパイラ<sup>27),28)</sup>では, HTG とシンボリック解析<sup>4)</sup>を用いる Parafrase2 コン パイラ<sup>29)</sup>と細粒度並列処理を行う EVE コンパイラを 組み合わせて、プロトタイプ版の開発が共同で行われ たが,現在はイリノイ大学で実用レベルのコンパイラ の開発が行われている.OSCAR コンパイラは,ルー プ並列化に加え,粗粒度並列処理<sup>30)~35)</sup>,近細粒度並 列処理を効果的に組み合わせたマルチグレイン並列処 理<sup>31)~33)</sup>を実現している.OSCAR コンパイラでは, スタティックスケジューリングに加え,条件分岐によ る実行時不確定性に対処するため,粗粒度タスクはプ ロセッサ(PE), もしくはプロセッサクラスタ(PC) に実行時にスケジューリングされる.コンパイラによ り実行プログラム中に組み込まれる粗粒度ダイナミッ クタスクスケジューラとしては、集中スケジューリン グ手法<sup>32),33)</sup>と分散スケジューリング手法<sup>36)</sup>のいずれ

かを,各階層の並列性および使用可能なプロセッサ 数に応じて選択的に用いることができる.PCにスケ ジューリングされた各粗粒度タスクは,タスクの種類 およびタスク内の並列性を考慮して,ループレベル並 列処理,粗粒度並列処理,近細粒度並列処理などの方 式により PC内 PE上で階層的に並列処理される.

本論文では,このような粗粒度タスク並列処理を市 販の共有メモリマルチプロセッサシステム上で実現す るための手法とその性能評価について述べる.本手法 では,逐次処理用 Fortran プログラムは OSCAR コン パイラによって自動的に並列化され, OpenMP API を用いて記述された並列化 Fortran プログラムを生成 する. すなわち本研究では, OSCAR Fortran コンパ イラは,逐次処理用 Fortran プログラムをプログラム の並列性やターゲットマシンの各種性能パラメータを 考慮し,スタティックスケジューリングや集中・分散 ダイナミックスケジューリングを用いた OpenMP 並 列化 Fortran に変換する並列化プリプロセッサとして 用いられる.本手法では,並列スレッドの fork をメ インルーチンの最初で一度だけ行い、プログラムの実 行終了時に一度だけ join するワンタイム・シングルレ ベルスレッド生成法で階層的な粗粒度並列処理を実現 することにより,スレッド生成オーバヘッドの最小化 を行っている.

本論文 2 章では OSCAR コンパイラでの粗粒度並 列処理手法について,3 章では提案する粗粒度並列処 理実現手法について,4 章では8プロセッサの共有メ モリマルチプロセッサシステムである IBM RS6000 SP 604e High Node 上での性能評価について述べる.

#### 2. 粗粒度タスク並列処理

粗粒度タスク並列処理とは,プログラムを基本ブ ロック(BB),繰返しブロック(RB),サブルーチン ブロック(SB)の3種類のマクロタスク(MT)に分 割し,そのMTをプロセッサエレメント(PE)や複 数PEをグループ化したプロセッサクラスタ(PC)に 割り当てて実行することにより,MT間の並列性を利 用する方式である.

OSCAR マルチグレイン自動並列化コンパイラにお ける粗粒度並列処理の手順は次のようになる.

- (1) 逐次プログラムの MT への分割.
- (2) MT 間の制御フロー,データ依存解析によるマクロフローグラフ(MFG)の生成.
- (3) 最早実行可能条件解析によるマクロタスクグラ
  フ(MTG)の生成<sup>30),31),34)</sup>.
- (4) MTG がデータ依存エッジのみで構成される場

合は,スタティックスケジューリングによる MT の PC または PE への割当て.MTG がデータ 依存エッジと制御依存エッジを持つ場合は,コ ンパイラによるダイナミックスケジューリング ルーチンの自動生成.

(5) OpenMP を用いた並列化プログラムの生成.
 以下,各ステップの概略を示す.

2.1 マクロタスクの生成

粗粒度タスク並列処理では,ソースプログラムは, 基本ブロック(BB),繰返しブロック(RB),サブルー チンブロック(SB)の3種類のマクロタスク(MT) に分割される.生成された RBが並列化可能ループの 場合は,PC 数やキャッシュサイズを考慮した数の粗 粒度タスクにループを分割し,それぞれ異なった粗粒 度タスクとして定義する.

また,ループ並列化不可能で実行時間の長い RB や インライン展開を効果的に適用できない SB に対して は,そのボディ部を階層的に粗粒度タスクに分割し, 並列処理を行う.

2.2 マクロフローグラフの生成

次に,各階層(ネストレベル)において,生成され た MT 間のデータ依存と制御フローを解析する.解 析結果は,図1(a)に示すようなマクロフローグラフ (MFG)として表される.

図中,ノードは MT を表し,実線エッジはデータ依存,点線エッジは制御フローを表す.また,ノード内の小円は条件分岐を表す.図中のエッジの矢印は省略されているが,エッジの向きは下向きを仮定している.





#### 2.3 マクロタスクグラフの生成

MFGを基に MT 間の並列性を抽出するために,デー 夕依存と制御依存を考慮し,各 MT の最早実行可能 条件を解析する.最早実行可能条件とは,各 MT が最 も早い時点で実行可能になる条件を表し,以下の条件 を前提として解析される.

- MTi が MTj にデータ依存するならば, MTi は MTj の実行が終了するまで実行できない.
- (2) もし MTj の分岐方向が確定すれば, MTj の実 行が終了しなくても, MTj に制御依存する MTi は実行できる.

よって,最早実行可能条件の一般形は次のように なる.

(MTiが制御依存する MTjが,MTiの実行を確定す る方向に分岐する)

#### AND

(MTi がデータ依存する MTk(0 ≤ k ≤ |N|)が終了 する OR MTk が実行されないことが確定する)

ここで N は MTi がデータ依存する先行 MT の数で ある.

たとえば,図1(a)におけるMT6の最早実行可能 条件の一般形は次のようになる.

(MT1がMT3に分岐ORMT2がMT4に分岐) AND

(MT3が終了 OR MT1が MT2に分岐)

しかし, MT3の終了は MT1 がすでに MT3 に分岐 していることを意味し, MT2 が MT4 に分岐すると いうことは, すでに MT1 が MT2 に分岐しているこ とを意味する.よって,この条件は簡略化されて,次 のようになる.

(MT3 が終了 OR MT2 が MT4 に分岐)

各 MT の最早実行可能条件は,図1(b)に示すよう なマクロタスクグラフ(MTG)として表される.

MTG においても, ノードは MTを, ノード内の小 円は条件分岐を表す.また,実線エッジはデータ依存 を表し,点線エッジは拡張された制御依存を表す.た だし,拡張された制御依存とは,通常の制御依存だけ でなく, MTi のデータ依存先行 MT が実行されない 条件も含むものである.

図1(b) 中のエッジを束ねる実線アークは, アーク によって束ねられたエッジが AND 関係にあることを 示し, 点線アークは OR 関係にあることを表す.

MTG においても,エッジの矢印は省略されている が,下向きを仮定している.また,矢印のあるエッジ はオリジナルの制御フローを表している.

#### 2.4 粗粒度タスクスケジューリング

粗粒度タスク並列処理においては,ダイナミックス ケジューリング,あるいはスタティックスケジューリ ングを用いて,MTをPCもしくはPEに割り当て る.ダイナミックスケジューリングにおいては,条件 分岐のような実行時不確定性に対応するために,MT は実行時にPCもしくはPEに割り当てられる.ダイ ナミックスケジューリングルーチンは,OSコールに よるスレッドスケジューリングオーバヘッドを避ける ために,コンパイラによって各プログラムに合わせて 生成され,出力される並列化プログラム内に埋め込ま れる.

一般的に,ダイナミックスケジューリングオーバヘッ ドは大きいが,OSCAR コンパイラにおいては実行コ ストの大きい粗粒度タスクのスケジューリングに用い られるため,相対的にオーバヘッドは小さく抑えられ る.ダイナミックスケジューリングには,1つのプロ セッサがスケジューリングルーチンを実行する集中ダ イナミックスケジューリングと,すべてのプロセッサが スケジューリングを行う分散ダイナミックスケジュー リングの2種類が使用可能であり,プログラムの並列 性,使用可能なプロセッサ数,同期性能などにより使 い分けられる.

また,MTG にデータ依存エッジのみが存在する場 合には,スタティックスケジューリングを用いて,PC もしくは PE への MT の割当てをコンパイル時に決 定する.スタティックスケジューリングを用いる場合 には,実行時スケジューリングオーバヘッドをなくす とともに,データ転送,および同期オーバヘッドを最 小化することができる.

# 3. 共有メモリマルチプロセッサ上での粗粒度 タスク並列処理の実現手法

本章では,提案する共有メモリマルチプロセッサ上 での粗粒度タスク並列処理の実現手法について述べる. OSCAR コンパイラにおける粗粒度タスク並列処理 では,前述のようにマクロタスク(MT)はプロセッサ クラスタ(PC)もしくはプロセッサエレメント(PE) に割り当てられる.2章で述べた階層的粗粒度タス ク並列処理を,NANOS コンパイラのような特殊な OpenMP 拡張を用いてネストされたスレッド生成を 行う必要なしに,ワンタイム・シングルレベルスレッド 生成で低オーバヘッドで実現できるところに提案手法 の特徴がある.この提案手法は,OpenMP をはじめ, 種々のスレッド生成手法でも実現可能あるが,本論文 では,高いポータビリティを有する OpenMP APIを 用いる場合の例について述べる.

3.1 並列スレッドの生成

提案する粗粒度タスク並列処理実現手法では, OpenMPディレクティブ "PARALLEL SECTIONS" によってプログラムの実行開始時に一度だけ並列スレッ ドを生成する.

一般的に,ネスト並列処理,すなわち階層的な並列処 理は,NANOS コンパイラ<sup>22),23)</sup>のように,上位スレッ ドが子スレッドを生成することによって実現される. しかし,提案手法では,"PARALLEL SECTIONS" ~ "END PARALLEL SECTIONS" ディレクティブ 間の"SECTION" ディレクティブ間に,生成される 全 MTG 階層での処理やダイナミックスケジューリン グを適用する全 MTG 階層のスケジューリングルーチ ンを記述することによって,シングルレベルスレッド 生成のみで階層的並列処理を実現する.この手法によ リ,スレッドの fork/join オーバヘッドの最小化,お よび既存の言語仕様のみで階層的粗粒度並列処理を実 現することができる.以下,このスケジューリング実 現法について述べる.

3.2 マクロタスクスケジューリング

本節では,スレッドまたはスレッドグループへの MT 割当てを行うコード生成手法について述べる.

コンパイラは,プログラム中の各階層において,デー タ依存エッジから構成され,各MTの処理時間をコン パイル時に推定できるMTGに対してはスタティック スケジューリングを選択し,制御依存エッジなどの実 行時不確定性を含むMTGに対してはダイナミックス ケジューリングを適用する.

OSCAR コンパイラは, プログラムの並列性や,使 用可能プロセッサ数,同期オーバヘッドなどのマシン パラメータを考慮し,各 MTG ごとに3種類の MT スケジューリング手法を使い分ける.

図2は,MT1~3の3つのMTが階層的に粗粒度 並列処理される場合に生成される並列コードイメージ を表しており,第1階層に属するMT1~3のスレッド グループへの割当てにスタティックスケジューリング, 第1階層MT2内部の第2階層には集中ダイナミック スケジューリング,第1階層MT3内部の第2階層に は分散ダイナミックスケジューリングを使用する例で ある.また,第1階層においては各4スレッドから成 る2スレッドグループ,すなわちスレッド0~3とス レッド4~7から成る2つのスレッドグループに対し てMTを割り当てている.MT2内部の第2階層にお いては,各グループ1スレッドから成る3スレッドグ ループを定義し,残りのスレッド7を集中スケジュー

#### 情報処理学会論文誌



Fig. 2 Image of parallelized code.

ラとしている. MT3 内部の第2階層においては,各 グループ2スレッドから成る2スレッドグループを定 義し,分散スケジューリングにより並列処理を行う場 合を示している.

3.2.1 集中ダイナミックスケジューリング

集中スケジューリング手法が適用される階層では, MTを割り当てるべきスレッドグループ中の1スレッ ドを集中スケジューラとして使用する.

集中スケジューラとなるスレッドの動作は以下のようになる.

- step1 各 MT から終了通知もしくは分岐情報を受け
  取る.
- step2 最早実行可能条件を調べ,実行可能な MT を レディMT キューに入れる.
- step3 ダイナミック CP 法により割り当てるべき PC もしくはスレッドグループを決定する<sup>31)</sup>.
- step4 MT 実行スレッドグループに MT を割り当て る.割り当てられた MT が "EndMT"(EMT) である場合,集中スケジューラはその階層におけ るスケジューリングを終了する.

step5 step1に戻る.

集中スケジューリングを適用する MTG の実行開始 時には,初期レディMTが MT 実行スレッドグループ に事前に割り当てられている.MT の実行が終了,も しくは分岐方向が確定した際には,集中スケジューラ にその情報を送る.

集中スケジューラがこれらの情報を受け取った際に

は,最早実行可能条件を満たし新しく実行可能になる レディMT があるかを調べる.レディMT がある場合 にはレディMT キューに投入し,ダイナミック CP 法 によって高い優先度を持つ MT を割り当てるべきス レッドもしくはスレッドグループを決定し, それらの スレッドあるいはスレッドグループに実行すべき MT を通知する.MTを割り当てた後,集中スケジューラ は再び Busy Wait 状態に戻る. スケジューラと実行ス レッドの間の情報伝達にはスレッド間共有変数を用い ており,正しく動作するためには,メモリストアに対す る順序が生成されたプログラムどおりである必要があ る.したがって,この操作は基本的に OpenMP におけ る Flush ディレクティブで実現可能である.今回の性 能評価時に OSCAR コンパイラが出力した OpenMP コードをコンパイルするために用いたネイティブコ ンパイラ IBM XL Fortran Ver.5.1 は本ディレクティ ブをサポートしていないが, IBM RS6000 SP 604e High Node はシーケンシャルコンシステンシが守ら れているため,実現上問題ない.

ダイナミックスケジューリングにおいては,すべて のスレッドあるいはスレッドグループは,実行時の MT 割当ての結果によってはすべての MT を実行する可 能性があるため,各スレッドあるいはスレッドグルー プには全 MT コードが記述されており,スケジューラ からの割当てによって,対応する MT コードにジャン プし実行する.

また,コンパイラは各階層のマクロタスクグラフの

実行終了を検出できるように"End MT"(EMT)と いう制御用 MT を生成する.図2における第1階層 の MT2の内部に示すように,EMT は当該階層の最 後に記述され,その階層を実行している全スレッドを 終了する際に,スケジューラはその階層を実行してい る全スレッドにEMTを割り当ててスケジューリング を終了し,MT 実行スレーブスレッドとともに上位階 層に制御を移す.もし,対象 MTG の階層が最上位階 層であれば,プログラムは実行を終了する.

図2における第1階層のMT2のサブルーチン内部 に定義された第2階層は,スレッド4~6を並列実行 用スレッドとし,スレッド7を集中スケジューラとす る例を示している.第2階層のマクロタスクMT2-1, MT2-2などは実行時までどのスレッドで実行される かが確定しないため,スレッド4~6の全スレッドに 対して,MT2内のすべてのMTコードを持つスレッ ドコードを生成する.

3.2.2 分散ダイナミックスケジューリング

分散ダイナミックスケジューリングが選択される階 層においては,集中スケジューリングのようにスケ ジューラ用スレッドは確保せず,各スレッドあるいは スレッドグループは,MTの実行とスケジューリング の両方を行う.

分散ダイナミックスケジューリングでは,スケジュー リングのための全共有データは共有メモリ上にあり, 排他的にアクセスされる.共有データに対するアクセ スに関しては,並列スレッドからのメモリストア順序 が守られることが必要である.

分散スケジューラの動作は以下のようになる.

step1 レディキューより,ダイナミック CP 法の優 先順位の高い MT を,次に実行すべき MT とし て選択する.選択された MT が EMT の場合は, その階層の実行を終了する.

step2 MT を実行する.

step3 各 MT の前後に埋め込まれるコードによって, その MT の実行終了あるいは分岐方向を最早実行 可能条件テーブルに排他的に登録し,最早実行可 能条件を満足する MT を調べ,実行可能 MT を レディMT キューに入れる.

step4 step1に戻る.

図 2 における第 1 階層の MT3 の内部に定義され た第 2 階層は,分散ダイナミックスケジューリングを 用いるコード出力例である.第 2 階層においては,そ れぞれ 2 スレッドから成る 2 つのスレッドグループ group0\_0 および group0\_1 が定義され,実行時には各 スレッドグループでの MT の実行が終了するたびに, 次に実行すべき MT をスケジューリングによって得る.

MT2 内部と同様に MT3 内部においても,第2階 層 MT である MT3\_1, MT3\_2 がスレッドグループ group0\_0 と group0\_1 のどちらのグループで実行され るのかは実行時まで分からないため,図2に示すよう に両方のスレッドグループに同一の第2階層の全 MT コードが記述される.

3.2.3 スタティックスケジューリング

注目階層における MTG がデータ依存エッジのみで 構成される場合,データ転送,同期,スケジューリン グオーバヘッドを軽減するために,スタティックスケ ジューリングが適用される.

スタティックスケジューリング手法では, PC に対 応するスレッドグループ,もしくは PE に対応する スレッドへの MT 割当てはコンパイル時に決定さ れる.したがって,各 OpenMP"SECTION"には, CP/DT/MISF, DT/CP, ETF/CP法のようなスタ ティックスケジューリングアルゴリズムによって決定さ れた順序で,そのスレッドで実行すべき MT のコード のみが記述される.すなわち,図2の第1階層のMT1, MT2 などに示すように,コンパイラは各スレッドあ るいはスレッドグループに対して異なるプログラムを 生成する.スタティックスケジューリングの結果,MT 間の同期やデータ転送が必要になった場合は,データ 転送用スレッド間共有変数にデータを書き込んだ後、 同期用スレッド間共有変数による Busy Wait コード が自動挿入される.転送データと同期用データのメモ リ操作は,コードどおりに行われなければならないた め,提案手法を実現するためには前述のようにストア 順序が守られることが必要となる.

4. 性能評価

本章では,提案手法を実装した OSCAR Fortran コ ンパイラについて述べ,RS6000 SP 604e High Node 8 プロセッサ上での性能評価について述べる.

4.1 OSCAR Fortran コンパイラ

OSCAR コンパイラはフロントエンド, ミドルパス, バックエンドから構成される.本論文では,今回開発 した,OpenMPディレクティブを含む並列化 Fortran ソースコードを自動的に生成する OpenMP バックエ ンドを用いる.すなわち,OSCAR コンパイラは逐次 Fortranを OpenMP Fortran に変換するプリプロセッ サとして動作する.

#### 4.2 IBM RS6000 SP のアーキテクチャ

本評価で用いた RS6000 SP 604e High Node は, 200 MHzの PowerPC 604e を 8 プロセッサ搭載した SMP サーバである.1プロセッサあたり,32 KB の 命令,データL1 キャッシュと,1 MB のユニファイド L2 キャッシュを持ち,共有主メモリは1 GB であり, メモリへのストア順序は IBM XL Fortran Compiler を用いることで守られる.

#### 4.3 RS6000 上での性能

評価に用いたプログラムは, Perfect ベンチマー クの ARC2D, SPEC 95fp の SWIM, TOMCATV, HYDRO2D, MGRID である.ARC2D は流体問題 を解析するための有限差分陰解法のコードであり,オ イラー方程式の求解を行う.SWIM は shallow water equation の求解プログラム, TOMCATV はベ クトルメッシュ生成プログラム, HYDRO2D は流体 力学 Navie Stokes 方程式の求解プログラム,そして MGRID は 3 次元空間の Multi-grid solver である.

本評価においては, OSCAR コンパイラによって自 動生成された並列化プログラムを, IBM XL Fortran Compiler Version5.1<sup>37)</sup>でコンパイルし,RS6000 SP 604e High Node1~8プロセッサを用いて実行するこ とにより,提案するシングルレベル並列スレッド生 成による粗粒度タスク並列処理の性能と, IBM XL Fortran 自動ループ並列化コンパイラの性能を比較す る. 各ベンチマークのオリジナルのソースプログラム に対して, XL Fortran コンパイラにおける逐次処理用 コンパイルオプションとして最高の最適化を行う "-O3 -qmaxmem=-1 -qhot"を用いた際の実行時間を逐次 実行時間とし, OSCAR コンパイラ, XL Fortran コ ンパイラを用いて並列処理を行った際の速度向上率を 求めた.OSCAR コンパイラの速度向上率の測定にお いては,生成するスレッド数をコンパイル時に指定し, OpenMP Fortran プログラムを生成した.また,XL Fortran コンパイラでの自動ループ並列化では,自動 並列化用コンパイルオプションとして,最高の最適化 オプションである "-gsmp=auto -O3 -gmaxmem=-1 -qhot"を用い,使用スレッド数は実行時に環境変数に よって指定した.



Fig. 3 Speed up ratio of ARC2D.

図3は, ARC2DをOSCAR コンパイラによる粗 粒度タスク並列処理と XL Fortran による自動ルー プ並列処理により RS6000 上で並列処理した場合の 逐次処理時間に対する速度向上率を示している.図3 中,1プロセッサおよび8プロセッサに対応する棒グ ラフ上の数字は実行時間を示しており,単位は秒で ある . ARC2D の逐次処理時間は 77.5 秒であり, XL Fortran Version5.1 自動並列化コンパイラを用いた 8 プロセッサでの並列処理時間は 60.1 秒であった.-方, OSCAR Fortran コンパイラによる粗粒度並列処 理手法の実行時間は,8プロセッサで23.3秒であっ た. すなわち, OSCAR コンパイラでは, 8 プロセッ サでは逐次処理時間に対して 3.3 倍, XL Fortran コ ンパイラに対しては 2.6 倍の速度向上が得られること が分かる.この ARC2Dは, Main ルーチン内の逐次 ループから呼ばれるサブルーチン INTEGR が実行時 間の 95%以上を占めるアプリケーションであり,図4 は Main ルーチンとサブルーチン INTEGR のマクロ タスクグラフ(MTG)を示している.図4において, Main ルーチン内の逐次ループはマクロタスク(MT) 6として表されている . ARC2D では , サブルーチン INTEGR は分散ダイナミックスケジューリング, Main ルーチンを含むその他の部分はスタティックスケジュー リングを用いて階層的並列化が行われた.図4におけ るサブルーチン INTEGR の MTG は, インライン展 開,ループアンローリング,ループ分割,定数伝搬な どの最適化後のマクロタスクグラフである.このプロ グラムでは,サブルーチン INTEGR 内から呼び出さ れる実行時間の大きなサブルーチン内のループの回転 数が3,もしくは4と小さいため,ループ並列処理で は、プロセッサ数が5以上の場合アイドルプロセッサ が生じ,並列処理効率が悪化する.しかし,OSCAR コンパイラによる粗粒度タスク並列処理では,図4の マクロタスクグラフに示されるようなサブルーチンや ループ内部の粗粒度並列性を総合的に利用するため, 上述のような性能向上が可能となっている.図5に, 3スレッドを用いて分散ダイナミックスケジューリン グを行った際の, Main ルーチンにおける逐次ループ1 イタレーション分のサブルーチン INTEGR の実行ト レースデータを示す.図5における MT 番号は,図4 のサブルーチン INTEGR の MT 番号に対応してお り,白い部分は MT の実行時間,灰色の部分はアイ ドル状態を表す. 各 MT の分散スケジューリングオー バヘッドは,図5におけるタスク間の線上に表され ており , 低オーバヘッドでスケジューリングされてい ることが分かる.また,処理コストの大きな MT100,



図4 最適化後のサブルーチン INTEGR の MTG Fig.4 Optimized Macro-Task Graph of subroutine INTEGR in ARC2D.





109,118の3つのサブルーチンが並列に実行されて おり,粗粒度並列性が有効に利用されていることが分 かる.

図 6 は SWIM の速度向上率を示しており,逐次実 行時間は図中1プロセッサの棒グラフ上に示すよう に 551秒であった.XL Fortran による8プロセッサ を用いた自動ループ並列化による処理時間は112.7秒 であり,OSCAR コンパイラによるスタティックスケ ジューリングを用いた粗粒度タスク並列化による処理 時間は 61.1 秒であった.すなわち,OSCAR コンパ イラでは逐次処理時間に対し 9.0 倍の速度向上,XL Fortran に対しては 1.8 倍の速度向上が得られている. このように,OSCAR コンパイラが XL Fortran によ る逐次処理時間に対しスーパリニアスピードアップと なっているのは,8プロセッサにより使用可能なキャッ シュ量が増加したため,各プロセッサに分散されたタ スクによってアクセスされるデータがキャッシュに収 まるようになったためと考えられる.

図7にTOMCATVの速度向上率を示す.TOM-CATVの逐次処理時間は691秒であったのに対し,XL Fortranによる8プロセッサを用いた並列処理時間は 484秒であった.これに対し,OSCARコンパイラに よる8プロセッサを用いた粗粒度タスク並列処理時 間は154秒となり,逐次実行に対し4.5倍の速度向上 が得られ,同数のプロセッサを用いたXLFortranコ ンパイラによるループ並列化と比較して3.1倍の速度



向上が得られた.本来,このアプリケーションはルー プ並列性が高く,ほとんどのネストループが並列化可 能だが,最外側ループで並列化を行うと,メモリアク セスパターンが複雑となり高速化が難しい.今回の評 価では,XL Fortran コンパイラも OSCAR コンパイ ラも自動並列化においては外側ループの並列性を利用 しており,どちらのコンパイラも並列性としては同じ レベルのループ並列性を利用している.したがって, 上述の性能差は,OSCAR コンパイラにおけるスタ ティックスケジューリングを用いたワンタイム・シン グルレベルスレッド生成が,スレッド生成,スレッド スケジューリングのオーバヘッドを軽減したために得 られたと思われる.

図 8 は HYDRO2D における速度向上率を示して いる.HYDRO2D の逐次実行時間は 1036 秒であり, XL Fortran コンパイラの 8 プロセッサの処理時間は 221 秒,すなわち 4.7 倍(221 秒)の速度向上であっ た.これに対し,OSCAR コンパイラでは 128 秒の 並列処理時間が得られ,8.1 倍の速度向上が得られた. すなわち OSCAR コンパイラでは,同じ 8 プロセッ サを用いた XL Fortran コンパイラと比較して 1.7 倍 の速度向上が得られた.

最後に,図9は MGRID の速度向上率を示している.MGRIDの逐次処理時間は658秒であった.この プログラムに関しては,逐次処理に対する8プロセッ サを用いた XL Fortran コンパイラによる速度向上率



は 4.2 倍であり,実行時間は 157 秒であった.一方, OSCAR コンパイラでは 6.8 倍の速度向上が得られ, 実行時間は 97.4 秒であった.すなわち,OSCAR コン パイラでは,同数のプロセッサを用いた XL Fortran コンパイラと比較して 1.6 倍の速度向上が得られて いる.

HYDRO2D, MGRID の両プログラムもループ並 列性が高く,自動抽出された並列性自体はどちらのコ ンパイラでも大きな差はないが,OSCAR コンパイラ におけるダイナミックスケジューリングをともなうワ ンタイム・シングルレベルスレッド生成による粗粒度 タスク並列処理がオーバヘッドを低く抑えていること が分かる.

なお,XL Fortran コンパイラの結果に関しては,文献 38)において本評価と同様の結果であることが述べられている.

#### 5. ま と め

本論文では,共有メモリマルチプロセッサシステム 上でのワンタイム・シングルレベルスレッド生成を用 いた粗粒度タスク並列処理の実現手法と,それを実装 した OSCAR マルチグレインコンパイラを用いた評 価について述べた.

ワンタイム・シングルレベルスレッド生成では,プ ログラム開始時にスレッドを一度だけ fork し,終了時 に一度だけ join する並列化 Fortran プログラムコー

918

919

ドを OpenMP などの並列化 APIを用いて作成するだ けで,階層的粗粒度タスク並列処理を,ネストスレッ ド生成などの特別な拡張を行うことなくシングルレベ ルスレッド生成のみで実現できるシンプルな手法であ る.したがって本手法は,P-thread などを含めた種々 のスレッド生成法に対して適用可能であるが,本論文 ではポータビリティという点から OpenMP APIを用 いた.

本コンパイル手法の性能を, IBM RS6000 SP 604e High Node 上で 8 プロセッサを用いて性能評価した 結果, IBM XL Fortran Version 5.1 の逐次処理時間 に対して, SPEC 95fp ベンチマークの SWIM では 9.0 倍, TomcatV では 4.5 倍, Hydro2d では 8.1 倍, Mgrid では 6.8 倍, Perfect ベンチマークの ARC2D では 3.3 倍の速度向上が得られ, 各ベンチマークにお いてスケーラブルな性能向上が得られた.同じ 8 プロ セッサを用いた場合, IBM XL Fortran コンパイラに よる自動ループ並列処理に対して, SPEC 95fp ベン チマークの SWIM では 1.8 倍, TomcatV では 3.1 倍, Hydro2d では 1.7 倍, Mgrid では 1.6 倍, Perfect ベ ンチマークの ARC2D では 2.6 倍の速度向上を得ら れた.

以上の結果より,提案するワンタイム・シングルレ ベルスレッド生成による粗粒度タスク並列処理の実現 法の有効性が確認できた.今後は,他の共有メモリマ ルチプロセッサ上での性能評価を行うとともに,分散 キャッシュに対するローカライゼーション手法の効果 的な適用法などに関する研究を行っていく予定である.

### 参考文献

- 1) Wolfe, M.: *High Performance Compilers for Parallel Computing*, Addison-Wesley (1996).
- Banerjee, U.: Loop Parallelization, Kluwer Academic Pub. (1994).
- Pugh, W.: The OMEGA Test: A Fast and Practical Integer Programming Algorithm for Dependence Alysis, *Proc. Supercomputing '91* (1991).
- Haghighat, M.R. and Polychronopoulos, C.D.: Symbolic Analysis for Parallelizing Compliers, Kluwer Academic Publishers (1995).
- 5) Barnerjee, U.: Dependence Analysis for Supercomputing, Kluwer Pub. (1989).
- Petersen, P. and Padua, D.: Static and Dynamic Evaluation of Data Dependence Analysis, *Proc. Int'l Conf. on Supercomputing* (1993).
- Tu, P. and Padua, D.: Automatic Array Privatization, Proc. 6th Annual Workshop on Languages and Compilers for Parallel Computing

(1993).

- Wolfe, M.: Optimizing Supercompilers for Supercomputers, MIT Press (1989).
- Padua, D. and Wolfe, M.: Advanced Compiler Optimizations for Supercomputers, *Comm. ACM*, Vol.29, No.12, pp.1184–1201 (1986).
- 10) Polaris: http://polaris.cs.uiuc.edu/polaris/.
- Eigenmann, R., Hoeflinger, J. and Padua, D.: On the Automatic Parallelization of the Perfect Benchmarks, *IEEE Trans. Parallel and Distributed Systems*, Vol.9, No.1 (1998).
- 12) Rauchwerger, L., Amato, N.M. and Padua, D.A.: Run-Time Methods for Parallelizing Partially Parallel Loops, *Proc. 9th ACM International Conference on Supercomputing*, *Barcelona, Spain*, pp.137–146 (1995).
- 13) Hall, M.W., Murphy, B.R., Amarasinghe, S.P., Liao, S. and Lam, M.S.: Interprocedural Parallelization Analysis: A Case Study, Proc. 8th International Workshop on Languages and Compilers for Parallel Computing (LCPC95) (1995).
- 14) Hall, M.W., Anderson, J.M., Amarasinghe, S.P., Murphy, B.R., Liao, S.-W., Bugnion, E. and Lam, M.S.: Maximizing Multiprocessor Performance with the SUIF Compiler, *IEEE Comput.* (1996).
- 15) Amarasinghe, S., Anderson, J., Lam, M. and Tseng, C.: The SUIF Compiler for Scalable Parallel Machines, Proc. 7th SIAM Conference on Parallel Processing for Scientific Computing (1995).
- Lam, M.S.: Locallity Optimizations for Parallel Machines, 3rd Joint International Conference on Vector and Parallel Processing (1994).
- 17) Anderson, J.M., Amarasinghe, S.P. and Lam, M.S.: Data and Computation Transformations for Multiprocessors, Proc. 5th ACM SIGPLAN Symposium on Principles and Practice of Parallel Processing (1995).
- 18) Han, H., Rivera, G. and Tseng, C.-W.: Software Support for Improving Locality in Scientific Codes, 8th Workshop on Compilers for Parallel Computers (CPC '2000) (2000).
- Rivera, G. and Tseng, C.-W.: Locality Optimizations for Multi-Level Caches, *Super Computing* '99 (1999).
- 20) Kasahara, H. and Yoshida, A.: A Data-Localization Compilation Scheme Using Partial Static Task Assignment for Fortran Coarse Grain Parallel Processing, Journal Of Parallel Computing Special Issue On Languages And Compilers For Parallel Computers (1998).
- 21) 吉田明正, 越塚健一, 岡本雅巳, 笠原博徳: 階

層型粗粒度並列処理における同一階層内ループ間 データローカライゼーション手法,情報処理学会 論文誌, Vol.40, No.5, pp.2064-2071 (1999).

- 22) Martorell, X., Ayguade, E., Navarro, N., Corbalan, J., Gozalez, M. and Labarta, J.: Thread Fork/Join Techniques for Multi-level Parllelism Exploitation in NUMA Multiprocessors, *ICS '99 Rhodes Greece* (1999).
- 23) Ayguade, E., Martorell, X., Labarta, J., Gonzalez, M. and Navarro, N.: Exploiting Multiple Levels of Parallelism in OpenMP: A Case Study, *ICPP* '99 (1999).
- 24) OpenMP: Simple, Portable, Scalable SMP Programming

http://www.openmp.org/.

- 25) Dagum, L. and Menon, R.: OpenMP: An Industry Standard API for Shared Memory Programming, *IEEE Computational Science & Engineering* (1998).
- 26) Ayguade, E., Gonzalez, M., Labarta, J., Martorell, X., Navarro, N. and Oliver, J.: NanosCompiler: A Research Platform for OpenMP Extensions, *Proc. 1st Europian Work-shop on OpenMP* (1999).
- 27) PROMIS: http://www.csrd.uiuc.edu/promis/.
- 28) Brownhill, C.J., Nicolau, A., Novack, S. and Polychronopoulos, C.D.: Achieving Multi-level Parallelization, *Proc. ISHPC '97* (1997).
- 29) Parafrase2:
- http://www.csrd.uiuc.edu/parafrase2.
- 30) Kasahara, H., Honda, H., Iwata, M. and Hirota, M.: A Macro-dataflow Compilation Scheme for Hierarchical Multiprocessor Systems, Proc. Int'l. Conf. on Parallel Processing (1990).
- 31) Kasahara, H., et al.: A Multi-grain Parallelizing Compilation Scheme on OSCAR, Proc. 4th Workshop on Languages and Compilers for Parallel Computing (1991).
- 32) 岡本雅巳,合田憲人,宮沢 稔,本多弘樹,笠原 博徳:OSCARマルチグレインコンパイラにおけ る階層型マクロデータフロー処理手法,情報処理 学会論文誌, Vol.35, No.4, pp.513–521 (1994).
- 33) Kasahara, H., Okamoto, M., Yoshida, A., Ogata, W., Kimura, K., Matsui, G., Matsuzaki, H. and Honda, H.: OSCAR Multi-grain Architecture and Its Evaluation, Proc. International Workshop on Innovative Architecture for Future Generation High-Performance Processors and Systems (1997).
- 34) 本多弘樹,岩田雅彦,笠原博徳:Fortranプログ

ラム粗粒度タスク間の並列性検出手法,電子情報通 信学会論文誌, Vol.J73-D-1, No.12, pp.951-960 (1990).

- 35) 笠原博徳: 並列処理技術, コロナ社 (1991).
- 36) Moreira, J.E. and Polychronopoulos, C.D.: Autoscheduling in a Shared Memory Multiprocessor, CSRD Report No.1337 (1994).
- 37) IBM: XL Fortran for AIX Language Reference.
- 38) Kulkarni, D.H., Tandri, S., Martin, L., Copty, N., Silvera, R., Tian, X.-M., Xue, X. and Wang, J.: XL Fortran Compiler for IBM SMP Systems, *AIXpert Magazine* (1997).

(平成 12 年 9 月 14 日受付)(平成 13 年 3 月 9 日採録)



笠原 博徳(正会員) 昭和 32 年生.昭和 55 年早稲田大 学理工学部電気工学科卒業.昭和 60 年同大学大学院博士課程修了.工学 博士.昭和 58 年同大学同学部助手. 昭和 60 年学術振興会特別研究員.昭

和 61 年早稲田大学理工学部電気工学科専任講師 . 昭 和 63 年同助教授 . 平成 9 年同大学電気電子情報工学科 教授 , 現在に至る . 平成元年~2年イリノイ大学 Center for Supercomputing Research & Development 客員研究員 . 昭和 62 年 IFAC World Congress 第 1 回 Young Author Prize . 平成 9 年度情報処理学会坂 井記念特別賞受賞 . 著書「並列処理技術」(コロナ社). 情報処理学会 , 電子情報通信学会 , IEEE 等会員 .



に至る.

小幡 元樹(学生会員) 昭和48年生.平成8年早稲田大 学理工学部電気工学科卒業.平成10 年同大学大学院修士課程修了.平成 10年同大学大学院博士後期課程進学. 平成12年同大学同学部助手,現在

石坂 一久(学生会員) 昭和 51 年生.平成 11 年早稲田大 学理工学部電気電子情報工学科卒業. 平成 13 年同大学大学院修士課程修 了.平成 13 年同大学大学院博士課 程進学,現在に至る.