2024-03-29T07:41:37Zhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaipmhoai:ipsj.ixsq.nii.ac.jp:001840112023-04-27T10:00:04Z01164:02822:09120:09274
静的な定数を係数とする乱数生成器を使用しないストカステイック論理回路Stochastic logic circuit using static constant as coefficient without random number generatorjpnhttp://id.nii.ac.jp/1001/00183923/Technical Reporthttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_action_common_download&item_id=184011&item_no=1&attribute_id=1&file_no=1Copyright (c) 2017 by the Institute of Electronics, Information and Communication Engineers This SIG report is only available to those in membership of the SIG.早稲田大学基幹理工学部情報通信学科早稲田大学基幹理工学部情報通信学科早稲田大学基幹理工学部情報通信学科多和田, 雅師柳澤, 政生戸川, 望LSI 設計技術が向上するにつれ消費電力の増加が無視できない問題となっている.演算の正確性を下げることで消費電力を削減する概算計算が注目されている.特に概算計算の一種であるストカステイックコンピューテイングは複雑な算術演算を単純な論理回路で実現する.算術演算によってはストカステイック論理回路上で実装するために算術関数の係数に多くの定数を使用するものがある.ストカスティック論理回路では定数は乱数性を持たせるために乱数生成器を必要とする.一方で,0 や 1 といった静的な定数は乱数生成器を必要としない.静的な定数のみを係数として関数を構成することで乱数生成器を使用しないストカステイック論理回路を実現する.AA12149313研究報告組込みシステム(EMB)2017-EMB-4623142017-10-302188-868x2017-10-27