2024-03-28T20:34:23Zhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaipmhoai:ipsj.ixsq.nii.ac.jp:001582632023-04-27T10:00:04Z01164:01579:08444:08624
フィルタを用いたメモリ・アクセス順序違反検出手法の評価jpnマイクロアーキテクチャhttp://id.nii.ac.jp/1001/00158229/Technical Reporthttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_action_common_download&item_id=158263&item_no=1&attribute_id=1&file_no=1Copyright (c) 2016 by the Information Processing Society of Japan東京大学大学院情報理工学系研究科名古屋大学大学院工学研究科東京大学大学院情報理工学系研究科国立情報学研究所東京大学大学院情報理工学系研究科西川, 卓塩谷, 亮太入江, 英嗣五島, 正裕坂井, 修一ロード・ストア・キュー (LSQ) の CAM を排除するため,RAM で構成されたハッシュ・フィルタを用いてメモリ・アクセス順序違反を検出する手法が提案されている.我々はこれまでの提案で,偽陽性率の低いブルーム・フィルタの特性を応用した,パラレル・カウンティング・ブルーム・フィルタを用いる手法や,Bloom-like SVW を提案してきた.本稿では,フィルタによる実行順序違反検出手法である,Delayed Memory Dependence Checking に対して改良案を提案する.評価では,実装が間に合った Bloom-like SVW に SQ-CAM 簡略化手法を適用した時の IPC を測った.この評価では,2%の IPC 低下に収まった.AN10096105研究報告システム・アーキテクチャ(ARC)2016-ARC-21915162016-03-172188-85742016-03-11