2024-03-29T15:13:45Zhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaipmhoai:ipsj.ixsq.nii.ac.jp:001178792023-11-17T02:17:36Z06504:07962:07969
ゲートアレイ用レイアウトCADシステムLayout CAD System for Gate-array LSIsjpnhttp://id.nii.ac.jp/1001/00117995/Conference Paperhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_action_common_download&item_id=117879&item_no=1&attribute_id=1&file_no=1(株)日立製作所 日立研究所(株)日立製作所 日立研究所(株)日立製作所 日立研究所(株)日立製作所 日立研究所(株)日立製作所 半導体設計開発センタ有吉, 信一関, 光穂小林, 俊一林, 照峯吉原, 進ゲートアレイは顧客仕様のLSIを短期間で設計できる特長を持っている。また、近年ではチップ全面にトランジスタを敷き詰めることによりRAM、ROM等のマクロ回路を高密度に実装できるフリーチャネル方式が注目されている。一方、設計自動化(DA)システムも大規模化、多機能化対応が要求され、設計自動化技術の高度化が不可欠であるが、マクロ回路の配置、消費電力を考慮した配置、自動配線後の未結線修正等人手に頼るべき箇所も多い。これらの人手工数を低減する目的でレイアウトCADシステムを開発した。今回、自動配線後の未結線修正機能について述べる。AN00349328全国大会講演論文集第39回ハードウェア165016511989-10-162015-01-20