2024-03-29T05:16:46Zhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaipmhoai:ipsj.ixsq.nii.ac.jp:001108472023-11-17T02:17:36Z06504:07208:07825
変動する負荷の並列性を考慮したマルチコアCPUスマートフォンの電力制御方式とその評価jpnアーキテクチャhttp://id.nii.ac.jp/1001/00110823/Conference Paperhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_action_common_download&item_id=110847&item_no=1&attribute_id=1&file_no=1Copyright (c) 2013 by the Information Processing Society of Japan富士通研富士通研富士通研富士通研村上岳生野呂正明上和田徹松本達郎携帯端末(スマートフォン)に要求される機能、性能は年々高度化し、増大する処理能力への要求に応えつつ、電力消費を抑えるためマルチコアCPUを搭載したスマートフォンが普及しつつある。従来からマルチコアCPUの制御手法として、CPU負荷に応じてCPU周波数、CPUコア数を増減させる事によりCPU消費電力を削減する方式が広く用いられている。しかし実際にスマートフォンのアプリを動作させたときには、アプリ、サービスの複数のスレッドの負荷が規則的な変動をするとは限らず、各CPUコアに均等に負荷が分散するとは限らない。このためシステム負荷が上昇した際に単純にCPUコア数を増やしても、期待通りに性能が向上せず、消費電力が無駄となるケースがある本研究ではこのような課題を解決するために、アプリ動作時の変動する負荷の並列性を考慮したCPUコア数制御方式を設計し、評価を行った。AN00349328第75回全国大会講演論文集2013139402013-03-062014-12-18