2024-03-29T22:40:51Zhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaipmhoai:ipsj.ixsq.nii.ac.jp:000953482024-03-29T05:26:34Z01164:02036:06976:07275
A Delay-Locked Loop with Multi-Level Channel Length Decomposed Programming Delay Elements多段階チャネル長分解型のプログラマブル遅延素子を伴う遅延同期回路enghttp://id.nii.ac.jp/1001/00095329/Technical Reporthttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_action_common_download&item_id=95348&item_no=1&attribute_id=1&file_no=1Copyright (c) 2013 by the Institute of Electronics, Information and Communication EngineersThis SIG report is only available to those in membership of the SIG.北九州市立大学大学院国際環境工学研究科北九州市立大学国際環境工学部情報メデイアエ学科北九州市立大学国際環境工学部情報メデイアエ学科北九州市立大学国際環境工学部情報メデイアエ学科(株)設計アルゴリズム研究所張宇李, 明玉菫, 菁中武, 繁寿楊, 波遅延可変素子は、様々な種類の高速集積回路において主に遅延補正やスキュー調整などの目的に利用されている。この論文では、多段階のプログラマブル遅延素子 (Pmgrammable Delay Element, PDE) を用いた遅延同期回路 (Dely Locked Loop, DLL) を提案する。PDE はチャネル長分割 (L-decomposed) されたトランジスタを利用し、遅延調整する。ディジタル入力コードにより、分割トランジスタの組合せを制御し、チャネル長の変化させ、効果的に遅延を変化させることができる。提案する DLL は、異なる製造プロセスへ移行の観点で優れている。また、多段階のチャネル長分割 PDF が線形性と広いロックレンジを有することを示す。Variable delay elements are often used in various types of high-speed integrated circuits, mainly intended for delay compensation, skew equalization, etc. In this paper, we propose a delay-locked loop (DLL) with multi-level programmable delay element (PDE), which is realized by a mechanism with channel length decomposed (L-decomposed) transistors. A combination of decomposed sub-transistors along channel length is controlled by the digital input code so that the delay varies. Besides, the proposed DLL is synthesizable that can be migrated to different processes. The multi-level L-decomposed PDE shows a good linearity and a wide locked range.AA11451459研究報告システムLSI設計技術(SLDM)2013-SLDM-16214162013-09-302013-09-25