2024-03-28T20:13:04Zhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaipmhoai:ipsj.ixsq.nii.ac.jp:000869622023-04-27T10:00:04Z01164:02036:06668:06917
Routability-oriented Common-Centroid Capacitor Array Generation配線可能性を保証したコモンセントロイド容量アレイ生成手法eng配置配線http://id.nii.ac.jp/1001/00086947/Technical Reporthttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_action_common_download&item_id=86962&item_no=1&attribute_id=1&file_no=1Copyright (c) 2012 by the Institute of Electronics, Information and Communication EngineersThis SIG report is only available to those in membership of the SIG.株式会社設計アルゴリズム研究所株式会社設計アルゴリズム研究所北九州市立大学大学院国際環境工学研究科北九州市立大学大学院国際環境工学研究科李, 静楊, 波董, 青中武, 繁寿本論文では,高い相対精度を要求されるオンチップ容量のレイアウト生成手法について述べる.製造プロセスのばらつきに起因するシステマティックミスマッチを抑制するために,提案手法は,配線可能性を考慮しながら,単位容量をコモンセントロイドのスタイルで配置する.この方式は,オンチップ容量のレイアウト自動生成へ適用され,逐次比較型 ADO 回路の容量アレイレイアウトへ適用される.注目すべきは,従来の螺旋状のコモンセントロイド配置と比較して,提案手法は,(1) 同等の容量ミスマッチに抑えられ,かつ (2) 100% 配線可能性を保証できる,ことにある.We address layout generation of on-chip matched capacitors with the high relative accuracy. Unit capacitors are placed in a common-centroid capacitor array to reduce systematic mismatch induced by process gradient, while the post-placement routability is also being considered. This strategy is helpful for automatic layout generation of on-chip matched capacitors, and actually we had already applied it to the layout design of a SAR-ADC circuit. It is remarkable that compared with the common spiral capacitor array, our generation method (1) produces a similar low capacitance ration mismatch, and moreover (2) a 100% routability could be achieved.AA11451459研究報告システムLSI設計技術(SLDM)2012-SLDM-15831152012-11-192012-11-09