2024-03-29T09:54:07Zhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaipmhoai:ipsj.ixsq.nii.ac.jp:000809262023-04-27T10:00:04Z01164:02822:06703:06704
システムの高信頼化に向けたSupervisor Processorの一検討A Case Study of Supervisor Processor for Dependable Systemjpnディペンダビリティと評価http://id.nii.ac.jp/1001/00080926/Technical Reporthttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_action_common_download&item_id=80926&item_no=1&attribute_id=1&file_no=1Copyright (c) 2012 by the Institute of Electronics, Information and Communication EngineersThis SIG report is only available to those in membership of the SIG.熊本大学大学院自然科学研究科熊本大学大学院自然科学研究科/日本学術振興会特別研究員DC熊本大学工学部熊本大学工学部熊本大学大学院自然科学研究科熊本大学大学院自然科学研究科熊本大学大学院自然科学研究科熊本大学大学院自然科学研究科藤野, 誠一ノ宮, 佳裕田中, 宏樹吉浦, 紗也加久我, 守弘尼崎, 太樹飯田, 全広末吉, 敏則情報処理量の増加に伴い,車載機器など高信頼性を要求されるシステムにおいてもマルチコアプロセッサの需要が高まっている.その一方で,半導体製造プロセスの微細化に伴い,回路の信頼性低下が問題となっている.従来より,シングルコアプロセッサに対する高信頼化技術は盛んに研究されているが,マルチコアプロセッサに対する技術はいまだ発展途上である.これらより,マルチコアプロセッサの高信頼化が重要となっている.本研究では,Sys-SVP(System-level SVP) と HW-SVP(Hardware-level SVP) を用いた高信頼システムを想定し,特に信頼性を要求されるHW-SVP の高信頼化技術の提案を行った.HW-SVP をリコンフィギャラブルデバイスを用いて構成し,ハードエラーおよびソフトエラーに対して復旧可能なシステムを構築し,検証を行った.Multicore processor is widely used in various systems. Although it will be used in harsh environment such as in-vehicle system, depedable design technique for it is not established. To improve the dependability of the multicore processor, error check and recovery mechanism, such as fault isolation, are necessary. We propose the dependable multiprocessor system using Sys-SVP(System-level SVP) and HW-SVP(Hardware-level SVP). Sys-SVP is implemented by software on a processor core, and it care other processors on system. HW-SVP is implemented by reconfigurable logic, and it care Sys-SVP. This paper presents the techniques to improve dependability of HW-SVP because HW-SVP is a single point of failure in our multicore processor system. As a result, HW-SVP could recover from both soft-error and hard-error.AA12149313研究報告組込みシステム(EMB)2012-EMB-2434162012-02-242012-02-21