2024-03-29T07:43:38Zhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaipmhoai:ipsj.ixsq.nii.ac.jp:000734772023-04-27T10:00:04Z01164:02822:06369:06370
FIFO置換方式によるCAMベース世代分割高連想度キャッシュA CAM-based Highly Associative Cache Partitioned into Generations with FIFO Replacement Policyjpnハードウェアアーキテクチャhttp://id.nii.ac.jp/1001/00073477/Technical Reporthttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_action_common_download&item_id=73477&item_no=1&attribute_id=1&file_no=1Copyright (c) 2011 by the Information Processing Society of Japan電気通信大学情報工学専攻電気通信大学情報工学専攻岡部, 翔阿部, 公輝CAM ベース高連想度キャッシュは,高性能な組込みシステムに広く用いられている.本論文では,CAM ベース高連想度キャッシュにおいて,消費電力を抑えるために,SRAM と CAM を併用し,SRAM を利用頻度に応じてサブバンクごとに 2 つの領域 (第 1 世代 SRAM と第 2 世代 SRAM) に分ける.さらに,第 2 世代 SRAM の置換方式を FIFO とし,性能を維持しつつ回路コストや速度コストの面で改良する.シミュレーション実験により提案手法は従来法と比較し,速度性能の低下を抑制しつつ高い電力削減効果が得られることがわかった.Content Addressable Memory (CAM)-based Highly-Associative Caches (HAC) are widely used in high performance embedded microprocessors. In this paper, we partition SRAM in a subbank into first- and second-generations according to access frequency. The method is further improved by employing FIFO replacement policy for the second-generation SRAM, with respect to feasibility and area costs without decreasing cache access performance. Simulation experiments revealed that the proposed method can realize significant power reduction without increasing access delays compared with traditional CAM-based HAC.AA12149313研究報告組込みシステム(EMB)2011-EMB-2037162011-03-112011-03-07