2024-03-29T09:58:55Zhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaipmhoai:ipsj.ixsq.nii.ac.jp:000711412023-04-27T10:00:04Z01164:02036:05978:06216
束データ方式による非同期式回路を対象とした動作合成とフロアプランの統合Integration of Behavioral Synthesis and Floorplanning for Asynchronous Circuits with Bundled-data Implementationjpn高位設計http://id.nii.ac.jp/1001/00071141/Technical Reporthttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_action_common_download&item_id=71141&item_no=1&attribute_id=1&file_no=1Copyright (c) 2010 by the Information Processing Society of Japan会津大学会津大学濱田, 尚宏齋藤, 寛本稿では,束データ方式による非同期式回路を対象とした動作合成とフロアプランの反復適用手法を提案する.提案手法は,動作合成手法とフロアプラン手法において,タイミング制約を考慮しつつ性能最適化を行う.ケーススタディとして,提案手法を用いEWFを合成し,提案手法の有用性について評価する.In this paper, we propose the iterative application of behavioral synthesis and floorplanning for asynchronous circuits with bundled-data implementation. Proposed methods optimize the performance while considering timing constraints during behavioral synthesis and floorplanning. We evaluate the effectiveness of proposed methods through synthesizing EWF.AA11451459研究報告システムLSI設計技術(SLDM)2010-SLDM-14726162010-11-222010-11-16