2024-03-29T18:36:28Zhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaipmhoai:ipsj.ixsq.nii.ac.jp:000692832024-03-29T05:26:34Z01164:01867:05984:06086
省電力MIPSプロセッサGeyserのFPGA版評価ボードへのLinuxの移植Porting Linux OS to an Evaluation Board for Power-saving MIPS Processor “Geyser”jpn省電力と資源管理http://id.nii.ac.jp/1001/00069283/Technical Reporthttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_action_common_download&item_id=69283&item_no=1&attribute_id=1&file_no=1Copyright (c) 2010 by the Information Processing Society of Japan東京農工大学工学部情報コミュニケーション工学科東京農工大学大学院工学府東京農工大学大学院工学府東京農工大学大学院共生科学技術研究院茂木, 勇木村, 一樹砂田, 徹也並木, 美太郎システム LSI の省電力への要求により,細粒度パワーゲーティング (PG) を施した CPU コア 「Geyser-0」 の研究開発を行っている.この CPU コアの,評価環境として FPGA 上に Geyser-0 及び各種 IO,電力評価機構の実装を行ってきた.本研究では,その FPGA 環境へ,Linux システムの移植を行い評価環境を構築した.移植を行った Linux に対し,Geyser-0 の細粒度 PG 制御機能及び FPGA 環境の電力評価機構へアプリケーションプログラムからアクセスする機能を追加した.本研究で作成したシステムを利用し,システム起動中の ALU に対し電力が供給されていないスリープサイクルの割合を計測したところ,全実行時間の約 20%~26% であるとの結果が得られた.This paper describes porting Linux OS to an evaluation board of Geyser-0 with FPGA. By the demand for power saving, CPU core named Geyser-0 with fine grain power gating was developed. Also, I/O and electric power evaluation mechanism of Geyser-0 was implimented on FPGA for test bed. The environment enables Linux kernel and applications to use functions to control fine grain power gating and electric power evaluation mechanisms. By using our system, the ratio of sleep cycle of ALU in total cycle measured 20% - 26%.AN10444176研究報告システムソフトウェアと オペレーティング・システム(OS)2010-OS-1149182010-04-142010-04-06