2024-03-29T18:42:15Zhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaipmhoai:ipsj.ixsq.nii.ac.jp:000284012024-03-29T05:26:34Z01164:02036:02155:02159
自動論理合成システムLUNAの適用と評価Application and Evaluation of the Automatic Logic Systhesis System LUNAjpnhttp://id.nii.ac.jp/1001/00028401/Technical Reporthttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_action_common_download&item_id=28401&item_no=1&attribute_id=1&file_no=1Copyright (c) 1987 by the Information Processing Society of Japan(株)東芝 総合研究所(株)東芝 総合研究所(株)東芝 総合研究所(株)東芝 総合研究所(株)東芝 総合研究所黒沢, 雄一増淵, 美生西尾, 誠一上田, 隆司宮田, 操VLSI等の大規模デジタルシステムの機能・論理設計の効率向上を目的として、我々はハードウェア設計言語H^2DL (Hierarchical Hardware Desion Language)とこれに基づく自動論理合成システムLUNA(Logic synthesis system based on Universal Network Architecture)を開発した。LUNAの論理合成は、ルールベースによることが特徴である。現在LUNAは、各種の実際の設計に適用しその評価を進めている。このうち一部の製品については設計が完了し、機能・論理設計の期間を従来の1/2とすることができ、その有効性が実証された。本報告においては、まず、H^2DL及びLUNAの概要を述べ、次に設計の完了した実製品を含む各種回路へのLUNAの適用結果をもとにして、LUNAの定性的評価及び実行時間等に関する定量的評価を行ない、最後にLUNAを用いた有効な設計手法及びこれらの適用において明らかになった今後拡張すべき機能について論ずる。In order to do functional and logic design of VLSI more and more effectively, we developed a hardware design language H^2DL (Hierarchical Hardware Design language) and an automatic logic synthesis system LUNA(Logic synthesis system based on Universal network Architecture). It is a main feature of LUNA that it adopts rule-based approach. LUNA has been applied to several actual designs and has been evaluated. One of these designs was completed and the functional and logic design effort was reduced to one half of that it had ever taken. In this paper, firstly we describe the overview of H^2DL and LUNA. Secondly we evaluate our system on the basis of the results of those applications stated above and finally we propose an effective design method using LUNA and describe the extension of our system.AA11451459情報処理学会研究報告システムLSI設計技術(SLDM)198732(1987-SLDM-037)191987-05-212009-06-30