2024-03-29T00:13:15Zhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaipmhoai:ipsj.ixsq.nii.ac.jp:000241962023-04-27T10:00:04Z01164:01579:01665:01668
マルチポートメモリ結合を用いる並列プロセッサMC1の試作例 -ハイパーキューブ型とde Bruijn型-Examples of multi - port memory connected parallel processor MC1 -Hypercube type and de Bruijn type-jpnhttp://id.nii.ac.jp/1001/00024196/Technical Reporthttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_action_common_download&item_id=24196&item_no=1&attribute_id=1&file_no=1Copyright (c) 1994 by the Information Processing Society of Japan広島大学工学部広島大学工学部広島大学工学部広島大学工学部酒居, 敬一園田, 幸生佐伯, 嘉崇阿江, 忠本稿では、当研究室で製作された並列プロセッサMC1の試作例について述べる。並列プロセッサMC1の基本ボードはプロセッサ間通信のためにマルチポート共有メモリを使用しており、プロセッサエレメントはこのマルチポート共有メモリを介して合計4つのプロセッサに結合できる。一つめの試作例としてハイパーキューブ型プロセッサを紹介し、もう一つの試作例としてde Bruijn型を紹介する。それぞれのプロセッサエレメントはグラフの辺に配置され、結合用のマルチポート共有メモリはグラフの頂点に配置される。In this paper, we describe two examples of parallel processor MC1 made in our labolatory. Parallel processor MC1 is using multi-port memory connection for inter-processor communication, total four processor elements can be connected via multi-port memory. An example of Hypercube type parallel processor realize three or four dimensional Hypercube graph. The other is de Bruijn type parallel processor that realizes an arbitrary dimensional de Bruijn graph. A processor element is mapped onto an edge, a multi-port memory used for inter-processor connection mapped onto a vertex.AN10096105情報処理学会研究報告計算機アーキテクチャ(ARC)199466(1994-ARC-107)41481994-07-212009-06-30