2024-03-28T23:05:06Zhttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaipmhoai:ipsj.ixsq.nii.ac.jp:000157162022-10-21T05:24:51Z00581:00872:00884
検査容易なLSI論理回路の自動設計方式An Automatic Design Method for Easily Testable LSI Logic Circuitsjpn論文http://id.nii.ac.jp/1001/00015716/Journal Articlehttps://ipsj.ixsq.nii.ac.jp/ej/?action=repository_action_common_download&item_id=15716&item_no=1&attribute_id=1&file_no=1Copyright (c) 1986 by the Information Processing Society of Japanハードウェア(株)日立製作所日立研究所(株)日立製作所日立研究所(株)日立製作所日立研究所(株)日立製作所日立研究所林, 照峯畠山, 一実国友, 佳男久保木, 茂雄論理回路のテストを容易にするため これまでにいくつかのスキャン方式が開発され実用化されている.しかし 適用分野によってはスキャン方式は論理設計規則の煩雑さのために 論理設計者に受け入れられにくいという問題があった.本論文では論理LSIを対象に 一般の論理回路からスキャン構造を有する論理回路への自動変換によってこれらの論理設計規則の大部分を排除できる方式を提案する.特に これを実現するためのスキャン構造とフリップ・フロップの構造を示すとともに 論理回路変換の手順を示す.変換された論理回路は四つのスキャン制御用外部入力ピンをもち これらの4個のピンが1レベルのとき変換前のもとの論理回路と機能的に同じ動作をするという特徴をもっている.AN00116647情報処理学会論文誌27190951986-01-151882-77642009-06-29