https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&indexId=1674
111(1993-ARC-103)
情報学広場:情報処理学会電子図書館
2009-06-23T00:00:00+09:00
2009-06-23T00:00:00+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24266&itemNo=1
澁谷, 利行
澁谷利行
河村, 薫
河村薫
Hill - Climbingを用いたパーティションニング最適化手法
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24267&itemNo=1
鈴来響太郎
花田, 彰
花田彰
天野, 英晴
天野英晴
武藤佳恭
ニューラルネットワークに基づく並列自動配線アルゴリズム
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24268&itemNo=1
原嶋, 勝美
原嶋勝美
福永, 邦雄
福永邦雄
小迫, 秀夫
小迫秀夫
シミュレーティド・アニーリングを用いたテクノロジーマッピング
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24269&itemNo=1
佐藤光一
河原林, 政道
河原林政道
江村, 秀之
江村秀之
前田, 直孝
前田直孝
Partial Collapsingを用いた遅延最小化の一手法
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24270&itemNo=1
三好, 哲也
三好哲也
小出, 哲士
小出哲士
若林, 真一
若林真一
吉田, 典可
吉田典可
ビア数最小化とクロストークを陽に考慮したMCM配線手法
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24271&itemNo=1
世古, 忠
世古忠
菊野, 亨
菊野亨
並列論理シミュレーションにおけるロールバックについて
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24272&itemNo=1
中岡, 敏博
中岡敏博
若林, 真一
若林真一
小出, 哲士
小出哲士
吉田, 典可
吉田典可
BDDサイズを考慮した回路分割に基づく形式的論理検証手法
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24273&itemNo=1
松永, 裕介
松永裕介
2分決定グラフの構造に着目したブーリアン・マッチング処理について
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24274&itemNo=1
日野, 健介
日野健介
岩間, 一雄
岩間一雄
論理最適化アルゴリズム評価のためのテスト例題のランダム生成
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24275&itemNo=1
宮崎, 敏明
宮崎敏明
中田, 広
中田広
筒井, 章博
筒井章博
山田, 一久
山田一久
太田, 直久
太田直久
FPGA上の同期回路に対する高速化を目的としたラッチ挿入法
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24276&itemNo=1
今井, 正治
今井正治
EURO - DAC'93報告
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24277&itemNo=1
末吉, 敏則
末吉敏則
田中, 康一郎
田中康一郎
久我, 守弘
久我守弘
教育用マイクロプロセッサKITEによる設計教育の事例報告
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24278&itemNo=1
岩井原, 瑞穂
岩井原瑞穂
山家, 陽
山家陽
中川, 智水
中川智水
國貞, 勝弘
國貞勝弘
斎藤, 靖彦
斎藤靖彦
永浦, 渉
永浦渉
池, 兼次郎
池兼次郎
中村, 秀一
中村秀一
山田, 哲也
山田哲也
村上, 和彰
村上和彰
安浦, 寛人
安浦寛人
教育用計算機QP - DLXの開発と開発環境
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24279&itemNo=1
奥村, 勝
奥村勝
末吉, 敏則
末吉敏則
VHDLによる相互結合網のモデル化と性能評価
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24280&itemNo=1
那須, 隆
那須隆
岩田, 俊一
岩田俊一
清水, 徹
清水徹
斉藤, 和則
斉藤和則
16ビットマイクロコントローラ(M16)の高速シミュレー夕の開発
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24281&itemNo=1
弘中, 哲夫
弘中哲夫
斎藤, 靖彦
斎藤靖彦
村上, 和彰
村上和彰
ハイパースカラ・プロセッサ・アーキテクチャ -ソフトウェア・パイプライニング処理に関する性能評価-
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24282&itemNo=1
奥川, 峻史
奥川峻史
PNPM'93/ToulouseとPN'93/Chicago報告 [ペトリネットと性能モデル]と[ペトリネットの応用と理論]両国際会議報告
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24283&itemNo=1
木下, 貴史
木下貴史
直井, 徹
直井徹
今井, 正治
今井正治
代数的仕様からのマイクロプログラム自動合成
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24284&itemNo=1
冨山, 宏之
冨山宏之
赤星博輝
安浦, 寛人
安浦寛人
アーキテクチャ評価用コンパイラの自動生成
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24285&itemNo=1
中田, 武治
中田武治
佐藤, 淳
佐藤淳
塩見, 彰睦
塩見彰睦
今井, 正治
今井正治
引地, 信之
引地信之
ASIP向きハードウェア/ソフトウェア・コデザインシステムPEAS - Iにおけるハードウェア生成手法
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24286&itemNo=1
本間, 啓道
本間啓道
塩見, 彰睦
塩見彰睦
今井, 正治
今井正治
引地, 信之
引地信之
ASIP向きハードウェア/ソフトウェア・コデザインシステムPEAS - Iにおけるデータパス部の最適化手法
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24287&itemNo=1
中村, 秀一
中村秀一
安浦, 寛人
安浦寛人
ハードウェア/ソフトウェア同時協調設計のためのSoft - Core Processor
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24288&itemNo=1
村上, 和彰
村上和彰
ハイパースカラ・プロセッサ・アーキテクチャ -Soft - Core Processorとしての適応性-
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00
https://ipsj.ixsq.nii.ac.jp/ej/?action=repository_oaiore&itemId=24289&itemNo=1
板橋, 光義
板橋光義
Utama, Andy
UtamaAndy
仲野, 巧
仲野巧
塩見, 彰睦
塩見彰睦
今井, 正治
今井正治
リアルタイムOSのハードウェア化とその評価
2009-06-30T04:10:52+09:00
2009-06-30T04:10:52+09:00