# リーフセル回路最適化手法

田中正和神福井正博

リーフセルの回路最適化において,性能および面積の観点からトランジスタの折り返し段数を最適 化する手法について記述する.従来のトランジスタの性能最適化手法では,サイズすなわちゲート幅 のみが最適化の対象であり,折り返し段数はレイアウト設計時に性能を考慮せずに決定されていた. 一方,本手法では,トランジスタの拡散共有や折り返しが性能および面積に与える影響を推定する手 法を利用し,性能最適化の観点からトランジスタサイズだけでなく折り返し段数をも決定する手法に ついて記述する.実験の結果,トランジスタサイズのみを最適化した場合と比較して,ライブラリセ ルの遅延を最大15%改善できることが分かった.

# A Circuit Optimization Method for Leaf Cell Design

MASAKAZU TANAKA<sup>†</sup> and MASAHIRO FUKUI<sup>†</sup>

This paper presents a new method to optimize transistor folding and transistor size for leaf cell design. Prior works determine transistor folding without considering the performance. In this method, transistor folding is optimized in account of the performance, using an accurate estimation model for the capacitance of diffusion regions and the layout area considering diffusion sharing or transistor folding. The experimental results for standard cell libraries show 15% delay reduction in the best case from conventional methods.

## 1. はじめに

プロセスの微細化や低電圧化の影響により,デバイ ス性能のばらつきやリーク電流,あるいは寄生素子等, LSI 設計時に考慮すべき問題は増加の一途をたどり, 高集積かつ高性能な LSI の実現は,ますます難しく なってきている.

従来,セルベース設計においては,ライブラリとし て準備されたリーフセルを使用し,レイアウトするこ とによって LSI 設計が行われていた.しかしながら, 高集積かつ高性能な LSI を実現するには,個々のリー フセルが性能や面積の観点から最適化されていること が必要であるが,近年,配線遅延のみならず,クロス トークや IR ドロップ等レイアウトに依存する効果が 増大しており,レイアウトから得られた条件を用いな ければ個々のリーフセルを真に最適化することは困難 となっている.リーフセルを構成するトランジスタは, その負荷容量,駆動能力,面積がリーフセルの性能に 与える影響は大きく,トランジスタの最適化技術は重 要性を増している. 一方, ライブラリ設計においては,低消費電力重視 や高速動作重視等,開発すべきLSIの要求性能に応じ て個々のライブラリセルを最適化設計しておかなけれ ば所望の機能が実現できなくなってきている.そのた め, ライブラリ設計における性能最適化技術の確立が 望まれている<sup>1)</sup>.

トランジスタレベルにおける従来の最適化手法とし ては,文献 1)~6)があった.文献 2),3)では,トラ ンジスタを定抵抗でモデル化し,その拡散容量および 面積はトランジスタサイズに比例するというモデルを 用いている.また遅延関数がトランジスタサイズに対 して凸関数の性質を持つことを利用して高速に最適化 を行っている.また文献 4),5)では,より正確な非 線形のトランジスタ動作モデルを用いて高精度化をね らっている.

それに対し文献 1) では, 文献 2)~5) の手法で用い られた容量や面積の値がレイアウトに基づいた容量や 面積と比較して大きな誤差を含んでいることに着目し, トランジスタの接続関係や配置領域の形状等から拡散 共有の行われる箇所等を推定し,推定結果に基づいて 遅延および面積を計算することからより最適性の良い トランジスタサイズを決定する手法を提案している. また文献 6) では, リーフセルの配置配線を行った後

<sup>†</sup> 松下電器産業株式会社半導体先行開発センター

Advanced LSI Technology Development Center, Matsushita Electric Industrial Co., Ltd.

に実際の配線容量等に基づいてリーフセルのトランジ スタサイズを最適化することにより,面積および遅延 の制約のもとで消費電力の最小化を実現している.

一方,実際のリーフセル内のレイアウトにおいては, 配置領域よりも大きなサイズのトランジスタは,複数 のトランジスタに分割してそれらを並列に接続し拡散 共有して配置が行われている.これをトランジスタの 折り返し,またそのときの分割数を折り返し段数と呼 んでいる.トランジスタの面積および拡散容量は,こ の折り返しの影響を受けるため,トランジスタの折り 返しを最適化することはライブラリセルの性能最適化 を行ううえで重要である.ところが,従来の手法<sup>1)~6)</sup> において,最適化の対象となっていたのはトランジス タのサイズのみであり,トランジスタの折り返しを性 能の観点から最適化する方法はなかった.また折り返 しは,すでに決定されたトランジスタサイズに基づい て,レイアウト設計時に性能を考慮せずに決定されて いた.

さらに,実際の設計にはさまざまな評価指標が存在 し,それらのトレードオフ関係を考慮して,それぞれ の評価指標間の優先度と制約条件とに基づいて,最 適な解を選択しなければならない.しかし,従来の手 法<sup>1)~6)</sup>においては,最適化目標や制約条件とする評価 指標をあらかじめ限定することにより最適化を実現し ている.

本論文では、トランジスタの折り返しがレイアウト 面積や遅延に大きな影響を与えることに着目し、文 献1)で提案されている面積および遅延モデルを用い て折り返しを反映した遅延および面積を推定すること により、最適なトランジスタのサイズと折り返し段数 とを決定する手法と、複数の評価指標のもとでの制約 条件と最適化目標の表現方法、および、それら制約条 件のもとで最適化目標を実現する手法について提唱す る.2章では、最適化の問題定義を行い、3章では本 手法の折り返しおよび遅延面積モデルにについて記述 する.4章では、これらのモデルのもとで制約条件を 満たしつつ最適なトランジスタのサイズおよび折り返 し段数を決定する手法について記述する.さらに、5 章では実験結果を示し、最後に6章でまとめを行う.

### 2. 問題定義

本章では,最適化問題の定義を行う.設計の各評価 指標において,与えられた制約条件を満足する範囲内 において,それぞれの評価指標を最小化(あるいは最 大化)することが最適化問題となる. 2.1 評価指標

評価指標とは,設計された回路の良し悪しを定量的 に表現するための尺度である.リーフセルにおいては, 以下のような評価指標がある.また評価指標を定義す る際には,出力負荷容量,入力信号波形,電源電圧等 の評価条件を明確にしておく必要がある.

- 遅延(最大遅延,平均遅延,遅延差)
- 面積
- 消費電力
- 低電圧耐性(動作保証最低電源電圧,低電圧時 遅延)
- リーク電源電流
- ピーク電源電流
- 電源電流傾き
- 入力端子容量
- 出力駆動能力

実際の設計おいては,これらの評価指標の中から何 を最適化時に用いるか,あるいは各評価指標間の優先 度はどうするか等を決定しなければならない.また, 最適化処理時間と最適化の結果得られる回路の最適性 との間には,トレードオフ関係が成立するため,設計 時には対象とする回路やプロセス,あるいは開発する LSIの用途等を考慮して最適な評価指標を決定する必 要がある.

本手法では, N 個の評価指標を設計に用いる場合, 式(1)のように各々の評価指標 M を N 次元ベクト ルで表現する.

 $M = (M_1, M_2, \cdots, M_N) \tag{1}$ 

ー般に評価指標としては最大化すべきもの,最小化 すべきもの,ある一定値に近づけるべきもの等がある. 本論文では,簡単のため,すべての評価指標は最小化 すべきものと仮定する.

### 2.2 制約条件

最適化設計において,評価指標の一部をあらかじめ 定めた値以下になるよう限定する場合,これを制約条 件として明記する.制約条件を用いるのは,たとえば 以下のような設計の場合である.

- パスに与えられた遅延制約を満足させるために、 個々のリーフセルに遅延制約を割り当てる場合
- ポストレイアウト検証後に、リーフセル面積を制約して他の評価指標を最小化する場合
- ライブラリ設計において、同機能のセルに対して 異なる性能のバリエーションを揃える場合

評価指標数が N 個として,制約条件 C を式(2)で 表現する.

$$C = \{ M_i \le S_i | 1 \le i \le N \}$$

$$(2)$$



Fig. 1 Constraints on area or delay.

ここで, $M = M_1, M_2, \dots, M_N$ は評価指標の集合で あり, $S = S_1, S_2, \dots, S_N$ は各評価指標の上限値で ある.また評価指標  $M_j$ に制約条件を与えない場合,  $S_j = \infty$ とする.

評価指標として面積と遅延を用いる場合の制約条件 Cは,式(3)で表される.図1において,制約条件と トレードオフカーブに囲まれた部分が求めるべき解空 間となる.

 $C = \{ A \le A_S, D \le D_S \}$  (3) ここで, A および D は最適化対象回路の面積および 遅延であり,また  $A_S$  および  $D_S$  は対象回路の面積 および遅延の上限値である.

2.3 最適化目標

評価指標 M における最適化の優先度を表すために, 最適化目標ベクトル T を式(4)で表現する.

 $T = (T_1, T_2, \dots, T_N)$  (4) ここで,  $T_i$  は評価指標  $M_i$  に対する最適化の優先度

であり,最小化を目標とする場合は負の値とする.

図 2 において,面積および遅延を (-a): (-d)の 優先度で最小化する場合,最適化目標 T は式 (5)で 表される.

 $T = (a, d) \tag{5}$ 

面積および遅延の2次元座標において,対象回路の とりうる解空間の中で,最適化目標ベクトルの指し示 す方向に他の解がないときにそれが求めるべき解とな ることを意味している.

3. 本手法モデル

本章では,我々の手法を用いたライブラリ設計フローと,トランジスタの折り返しモデル,および遅延・面 積モデルについて記述する.



Fig. 2 Optimization target.



図3 折り返し段数上限

Fig. 3 Upper limit of folding.



Fig. 4 Lower limit of folding.

3.1 折り返しモデル

デザインルールから決定されるトランジスタサイズ W の最小値を  $W_{min}$ ,折り返し段数 F とすると,折 り返しのため分割された各トランジスタがデザイン ルールを満足するためには,式(6)が成立しなければ ならない(図3).

 $F \cdot W_{min} \le W \tag{6}$ 

一方, セル高さによるトランジスタサイズの最大値 を W<sub>max</sub> とすると, セル高さを維持するためには, 式 (7) を満足する必要がある(図4).

W ≤ F · W<sub>max</sub> (7)
 したがって式(6),(7)より,トランジスタのサイズ
 W と折り返し段数 F との制約関係は式(8)で表される(図5).

$$W/W_{max} \le F \le W/W_{min}$$
 (8)  
従来<sup>7)</sup>のレイアウト設計手法において折り返し段数



F は,式(7)を満たす整数 F の最小値のみが用いられていた.本手法では,式(8)を満足する範囲において任意の F の値をとることを可能としている.

3.2 遅延・面積推定モデル

回路レベルにおいて,正確に最適化を行うには,レ イアウトの寄生効果を反映した正確な面積および遅延 モデルが重要である.さらに,トランジスタの折り返 しを最適化するには,その折り返しによってレイアウ ト後の面積や遅延がどのように変化するかを正確に見 積もることが必要である.

本手法では,遅延および面積の見積りに文献 1)の モデルを用いている.このモデルでは,各トランジス タの折り返し段数と,トランジスタ間の接続関係とか ら,回路上でトランジスタの拡散共有の行われる箇所 を確率的に推定し,そこから導き出される拡散形状に 基づいて,トランジスタの占める面積と,拡散領域の 底面および側面の接合容量の計算を行っている.さら に,配置領域の形状等から推定したトランジスタの敷 き詰め率に基づいてセル面積の推定を行っている.

図6 および図7は、トランジスタのサイズWおよび折り返し段数 F に対する文献1)の手法の面積関数 および遅延関数を表したグラフである.どちらの場合 も折り返し段数 F が同一であれば連続関数であるが, 折り返し段数 F の値が変化すれば,その値が不連続 に変化する.一方,遅延と面積との関係を示したのが 図8 である.同一折り返し段数のもとでは凸関数の性 質を持つが,異なる折り返し段数を考慮すると局所解 が存在する.

### 4. 最適化手法

本章では,複数の評価指標に対する制約条件および 最適化目標を用いた最適化手法と,不連続点に起因す る局所解を含む関数に対する最適化手法について記述



# する.

#### 4.1 最適化目標

本手法では,あらかじめ与えられた最適化目標ベク トル T の方向を最適化目標とするが,初期回路にお いて,少なくとも1つの評価指標が制約条件に違反し (9)



Fig. 9 Optimization target against violation.

ている場合に関しては,制約条件を満足するまでの間, 制約条件違反の解消方向を最適化目標とする.このと きの最適化目標 T は,現在の回路の各評価指標値を  $x = (x_1, x_2, \cdots, x_N)$ として式(9)で表す.

 $T = (\min((S_1 - x_1)/x_1, 0), \\\min((S_2 - x_2)/x_2, 0), \\\cdots, \\\min((S_N - x_N)/x_N, 0))$ 

面積と遅延のみを評価指標とする場合の最適化目標 Tは式(10)となる.図9において,太矢印の指し示 す方向が,その地点での最適化目標ベクトルTを表 している.

$$T = (\min((S_A - x_A)/x_A, 0), \\\min((S_D - x_D)/x_D, 0))$$
(10)

ただし, $x_A$ , $x_D$ は,それぞれ,現在の回路の面積お よび遅延であり, $S_A$ , $S_D$ は,それぞれ,面積制約お よび遅延制約である.

4.2 変更ベクトル

本手法では,トランジスタのサイズや折り返し等の 回路変更に対応した各評価指標の変化の比を表す指標 として,変更ベクトル z を定義する.変更ベクトル z は,変更前および変更後の回路の各評価指標値をそれ ぞれ, $x = (x_1, x_2, \dots, x_N)$ , $y = (y_1, y_2, \dots, y_N)$ と して式 (11) で定義する.

$$z = ((y_1 - x_1)/x_1, (y_2 - x_2)/x_2, \dots, (y_N - x_N)/x_N)$$
(11)

面積と遅延のみを評価指標とする場合,変更ベクト ルは式(12)となる.

$$z = ((y_A - x_A)/x_A, (y_D - x_D)/x_D)$$
 (12)  
ここで,回路変更前の面積および遅延は,それぞれ, $x_A$ , $x_D$ ,回路変更後の面積および遅延は,それぞれ,

![](_page_4_Figure_15.jpeg)

 $y_A$ ,  $y_D$  である.

4.3 コスト 関数

本手法のコスト関数について記述する.コスト関数 は,回路変更の方向が,設計目標方向にどれだけ近い かを示す指標とする(図10).コスト関数は変更ベク トルと設計目標ベクトルとのなす角度 $\theta(0 \le \theta \le \pi)$ で定義する.すなわち,改善方向が最適化目標に近い ほど改善コストは小さくなる.変更ベクトルを $z = (z_1, z_2, \dots, z_N)$ ,最適化目標を $T = (T_1, T_2, \dots, T_N)$ とすると,改善コスト $\theta$ は余弦定理により次式で表 される.

$$|z - T|^2 = |z|^2 + |T|^2 - 2|z||T|\cos\theta$$
 (13)  
LU,

$$\theta = \cos^{-1}[(|z|^2 + |T|^2 - |z - T|^2) / 2|z||T|]$$
(14)

4.4 探索空間

本手法では,折り返しの変更を考慮しているため, 最適化対象関数は凸関数とはならない.そのため,対 象関数にはいくつかの局所解が存在する.しかし,折 り返し段数が変化しない領域であれば対象とする関数 は凸関数と見なすことができるため,凸関数を想定し た最適化と折り返し変更による探索を組み合わせるこ とにより大域的な最適化を実現している(図8).

- 折り返し段数を固定したままのトランジスタサイズの微小変化
- 折り返し段数を増加および減少させ、コスト関数 が最も最小となる点(ただし制約条件に違反する 領域は探索空間から除外する)

4.5 最適化アルゴリズム

本手法の最適化アルゴリズムについて記述する (図11).

- 初期回路の入力 回路の接続情報および初期パラメ ータの入力を行う.
- 制約条件確認 現在の回路における各評価指標が すべての制約条件を満足しているかのチェックを 行う.
- 変更候補探索 各トランジスタにおいて,トランジ スタサイズ W のみを微小変化させたときのコス ト関数,および,折り返し段数 F を F+1 およ

![](_page_5_Figure_1.jpeg)

0 1

表1 遅延改善比較結果 Table 1 Experimental results of delay reduction.

|     | <u>^</u>   |      | v   |        |
|-----|------------|------|-----|--------|
| No. | 回路種類       | 従来手法 | 本手法 | 改善度    |
| 1   | buffer     | 265  | 237 | -10.6% |
| 2   | cmp-gate   | 277  | 233 | -15.9% |
| 3   | half-adder | 268  | 257 | -4.1%  |
| 4   | inv        | 204  | 174 | -14.7% |
| 5   | nand       | 310  | 294 | -5.2%  |
| 6   | nor        | 386  | 369 | -4.4%  |
| 7   | ex-or      | 470  | 447 | -4.9%  |

び *F* – 1 としたときのコスト関数の最小値を計 算する.

- 変更候補の選択 コスト関数の最も小さな変更候補 を選択する.
- 終了条件判定 変更候補のコスト関数が π/2 以上 の場合,処理を終了する.
- 回路変更 選択された変更候補に従い回路のトラン ジスタサイズ W および折り返し段数 F を変更 する.

### 5. 実験結果

本手法の最適性を評価するため,従来手法<sup>1)</sup>との比較を行った.本手法ではトランジスタのサイズと折り返し段数の両方の最適化を行っているが,従来手法<sup>1)</sup>ではトランジスタサイズのみの最適化しか行っていない.また実験対象として,0.35 $\mu$ mスタンダードセルから代表的な回路を数個選択した.比較のため,各回路ごとに同じ面積制約値を与え,最適化目標T = (0, -1),すなわち,遅延最小化を行った.比較結果を表1に示す.

表1 によると,本手法の方が,従来手法<sup>1)</sup>と比較し て最大15%の遅延の改善が得られることが分かった. また本手法によれば,それぞれの評価指標に対して 制約条件や最適化目標に応じた最適化ができるので, 設計対象の回路に応じて評価指標や制約条件を与える ことにより,所望の性能のリーフセルの最適化設計が 可能である.

#### 6. ま と め

本論文では, ライブラリセルやブロック設計におけ るリーフセルを最適化する手法を提案した.本手法に おいてはトランジスタのサイズだけでなく折り返し段 数をも最適化の対象とし, 局所解を含む関数の最適化 手法を提案した.また, 複数の評価指標に対する制約 条件や最適化目標を定義し,それらの最適化手法を提 案した.実験結果により, スタンダードセルライブラ リの遅延を同面積で最大 15% 改善できることを確認 した.

最適なライブラリラインナップを決定するためには 各セルに対してどのような制約条件や最適化目標を与 えるのかを決定することが,ライブラリ設計における 今後の課題である.一方,ブロックレベルの設計にお いては,全体最適化の観点から,各々の評価指標に応 じた制約条件を各リーフセルにどのように割り振るか を決定することが今後の課題である.

## 参考文献

- Tanaka, M. and Fukui, M.: レイアウトを考慮 した容量/面積推定モデルおよびトランジスタサ イズ最適化方法,情報処理学会論文誌, Vol.40, No.4, pp.1644–1650 (1999).
- Fishburn, J.P., Shyu, J. and Dunlop, A.E.: TI-LOS: A posynomial programming approach to transistor sizing, *Proc. Int. Conf. on Computer-Aided Design*, pp.326–328 (1985).
- 3) Yamada, M., Kurosawa, S., Nojima, R., Kojima, N., Mitsuhashi, T. and Goto, N.: Synergistic Power/Area Optimiization with Transistor Sizing and Wire Length Minimization, *IEICE Trans. Electron* (1995).
- Hedlund, K.S.: Aesop: A tool for automatee transistor sizing, *Proc. Design Automation Conf.*, pp.114-120 (1987).
- 5) Sapatnekar, S.S., Rao, V.B., Vaidya, P.M. and Kang, S.M.: An Exact Solution to the Transistor Sizing Problem for CMOS Circuits Using Convex Optimization, *IEEE Trans. Computer-Aided Design Integrated Circuits and Systems* (1993).
- 6) Hashimoto, M. and Onodera, H.: Post-Layout Transistor Sizing for Power Reduction in Cell-

1329

Base Design, *IEICE Trans. Fundamentals*, Vol.E84-A, No.11, pp.2769–2777 (2001).

7) Fukui, M., Shinomiya, N. and Akino, T.: A New Layout Synthesis for Leaf Cell Design, *ASP-DAC*, pp.259–264 (1995).

(平成 13 年 9 月 25 日受付)(平成 14 年 1 月 16 日採録)

![](_page_6_Picture_6.jpeg)

田中 正和 昭和41年生.平成元年大阪大学工 学部電子工学科卒業.平成3年同大 学院修士課程修了.同年,松下電器 産業(株)入社.以来,遅延最適化, 自動レイアウト,機能検証等,LSI

設計自動化の研究開発に従事.電子情報通信学会会員.

![](_page_6_Picture_9.jpeg)

福井 正博(正会員) 昭和 58年大阪大学大学院修士課 程修了.同年,松下電器産業(株)入 社.以来,自動配置配線,モジュー ル合成,セル合成等半導体 CADの 研究開発に従事.平成元年~平成3

年 U.C. Berkeley にて客員研究員.工学博士.電子情報通信学会,IEEE 各会員.